| 摘要 | 第5-6页 |
| ABSTRACT | 第6-7页 |
| 第1章 绪论 | 第10-14页 |
| 1.1 课题研究背景及意义 | 第10页 |
| 1.2 国内外研究现状 | 第10-12页 |
| 1.2.1 超外差式发射机 | 第11页 |
| 1.2.2 直接变频式发射机 | 第11-12页 |
| 1.3 本文主要研究内容 | 第12-13页 |
| 1.4 本文组织结构 | 第13-14页 |
| 第2章 发射模块主要技术指标 | 第14-28页 |
| 2.1 噪声分析 | 第15-17页 |
| 2.1.1 噪声源分析 | 第15-16页 |
| 2.1.2 噪声系数和噪声温度 | 第16-17页 |
| 2.2 线性度 | 第17-21页 |
| 2.2.1 1dB增益压缩点(P1d B) | 第18-19页 |
| 2.2.2 三阶截点(IP3)/T0I(Third Order Intercept Point) | 第19-21页 |
| 2.3 动态范围 | 第21-22页 |
| 2.4 射频发射链路仿真方案设计 | 第22-26页 |
| 2.5 本章小结 | 第26-28页 |
| 第3章 系统硬件总体构架 | 第28-40页 |
| 3.1 标准发射机构架 | 第28-29页 |
| 3.2 本射频发射链路设计构架 | 第29-32页 |
| 3.2.1 第一混频电路 | 第30-31页 |
| 3.2.2 第二混频电路 | 第31页 |
| 3.2.3 末级衰减放大电路 | 第31页 |
| 3.2.4 功率自检电路 | 第31-32页 |
| 3.3 主要性能分析 | 第32-38页 |
| 3.3.1 杂散信号分析 | 第32-37页 |
| 3.3.2 相位噪声性能分析 | 第37页 |
| 3.3.3 动态范围和平坦度分析 | 第37-38页 |
| 3.4 本章小结 | 第38-40页 |
| 第4章 系统关键模块设计 | 第40-80页 |
| 4.1 滤波器设计 | 第40-53页 |
| 4.1.1 滤波器原型及原理 | 第40-43页 |
| 4.1.2 滤波器设计方案 | 第43-51页 |
| 4.1.3 仿真设计及性能测试 | 第51-53页 |
| 4.2 混频器设计 | 第53-56页 |
| 4.2.1 混频器基本原理 | 第53-54页 |
| 4.2.2 本系统混频器 | 第54-56页 |
| 4.3 频综模块设计 | 第56-78页 |
| 4.3.1 锁相环基本原理 | 第56-59页 |
| 4.3.2 锁相环的线性相位模型分析 | 第59-60页 |
| 4.3.3 锁相环的系统相位噪声分析 | 第60-63页 |
| 4.3.4 锁相环频率合成器中的杂散指标 | 第63-64页 |
| 4.3.5 锁相环环路的捕获和跟踪 | 第64-65页 |
| 4.3.6 锁相环频率合成器基本方案 | 第65-67页 |
| 4.3.7 环路滤波器的设计 | 第67-68页 |
| 4.3.8 本系统频综方案设计 | 第68-71页 |
| 4.3.9 锁相环系统仿真设计 | 第71-74页 |
| 4.3.10 本系统频综硬件调试结果 | 第74-78页 |
| 4.4 本章小结 | 第78-80页 |
| 第5章 系统测试与分析 | 第80-84页 |
| 5.1 测试软件平台 | 第80-81页 |
| 5.2 测试硬件平台 | 第81页 |
| 5.3 测试结果及分析 | 第81-82页 |
| 5.4 本章小结 | 第82-84页 |
| 结论 | 第84-86页 |
| 参考文献 | 第86-90页 |
| 致谢 | 第90-92页 |
| 作者简介 | 第92页 |