摘要 | 第3-5页 |
Abstract | 第5-6页 |
1 绪论 | 第9-16页 |
1.1 研究背景及意义 | 第9-11页 |
1.1.1 信道化数字接收机的背景及意义 | 第9-10页 |
1.1.2 FMCW雷达信号处理机的背景与意义 | 第10-11页 |
1.2 论文课题的国内外研究现状和发展 | 第11-14页 |
1.2.1 信道化数字接收机的国内外现状和发展 | 第11-12页 |
1.2.2 FMCW雷达信号处理机的国内外现状和发展 | 第12-14页 |
1.3 论文主要研究内容及章节安排 | 第14-16页 |
2 通信信号侦察接收机的研究及设计 | 第16-42页 |
2.1 信道化数字接收机的相关理论知识 | 第16-22页 |
2.1.1 带通采样定理 | 第17-18页 |
2.1.2 信号的抽取和内插 | 第18-20页 |
2.1.3 基于多相滤波结构的数字信号抽取 | 第20-22页 |
2.2 信道化数字接收机的原理及结构 | 第22-29页 |
2.2.1 信道划分的不同类型 | 第22-23页 |
2.2.2 基于下变频的数字信道化结构 | 第23-24页 |
2.2.3 基于多相滤波器的数字信道化结构 | 第24-26页 |
2.2.4 信道化与离散傅里叶算法 | 第26-29页 |
2.3 信道化数字接收机的MATLAB仿真 | 第29-36页 |
2.3.1 信道的具体划分 | 第29-32页 |
2.3.2 位于信道的中心频率的信号的仿真 | 第32-34页 |
2.3.3 位于相邻信道交叠范围内的信号的仿真 | 第34-36页 |
2.4 基于瞬时测频的信道判决 | 第36-41页 |
2.4.1 基于差分法的瞬时测频 | 第36-37页 |
2.4.2 瞬时测频的MATLAB仿真 | 第37-41页 |
2.5 本章小结 | 第41-42页 |
3 通信信号侦察接收机的FPGA设计与实现 | 第42-65页 |
3.1 系统总体设计及硬件平台介绍 | 第42-46页 |
3.1.1 FPGA及其配置芯片模块 | 第43-44页 |
3.1.2 ADC转换模块 | 第44-45页 |
3.1.3 电源及时钟模块 | 第45-46页 |
3.2 多相滤波处理单元 | 第46-48页 |
3.3 并行IFFT处理单元 | 第48-60页 |
3.3.1 32点的实序列的FFT算法的高效转换 | 第49页 |
3.3.2 16点的复序列的并行FFT算法 | 第49-51页 |
3.3.3 并行FFT处理单元的FPGA设计 | 第51-56页 |
3.3.4 并行FFT处理单元的FPGA设计的性能分析 | 第56-58页 |
3.3.5 并行FFT处理单元的FPGA仿真 | 第58-60页 |
3.4 系统FPGA仿真结果及分析 | 第60-64页 |
3.5 本章小结 | 第64-65页 |
4 FMCW雷达信号处理机的研究与实现 | 第65-84页 |
4.1 FMCW雷达的基本原理 | 第65-73页 |
4.1.1 对称三角线性调频连续波雷达的基本原理 | 第66-69页 |
4.1.2 目标方位角的测量 | 第69-71页 |
4.1.3 FMCW雷达的动态目标显示 | 第71页 |
4.1.4 FMCW雷达的多目标显示 | 第71-73页 |
4.2 FMCW雷达的硬件电路设计 | 第73-77页 |
4.2.1 整体电路设计 | 第74-75页 |
4.2.2 微波雷达传感器模块简介 | 第75-77页 |
4.3 FMCW雷达的FPGA相关算法设计 | 第77-83页 |
4.3.1 第一维FFT运算 | 第77-81页 |
4.3.2 对消运算 | 第81-82页 |
4.3.3 第二维FFT运算 | 第82-83页 |
4.4 本章小结 | 第83-84页 |
5 总结与展望 | 第84-86页 |
5.1 总结 | 第84页 |
5.2 展望 | 第84-86页 |
参考文献 | 第86-89页 |
致谢 | 第89-90页 |
附录 攻读学位期间发表的学术论文目录 | 第90-91页 |