摘要 | 第1-6页 |
ABSTRACT | 第6-12页 |
符号对照表 | 第12-13页 |
缩略语对照表 | 第13-16页 |
第一章 绪论 | 第16-22页 |
·研究背景 | 第16-17页 |
·SAR ADC的研究现状 | 第17-19页 |
·SAR ADC的发展趋势 | 第19-21页 |
·论文结构 | 第21-22页 |
第二章 低功耗SAR ADC的设计基础 | 第22-54页 |
·SAR ADC的结构 | 第22-34页 |
·基本的SAR ADC结构 | 第22-23页 |
·改进的SAR ADC结构 | 第23-34页 |
·SAR ADC的开关时序 | 第34-42页 |
·单调型开关时序 | 第34-38页 |
·Vcm-based开关时序 | 第38-42页 |
·SAR ADC的比较器 | 第42-51页 |
·开环运放架构的比较器 | 第43-44页 |
·动态锁存比较器 | 第44-47页 |
·高速高精度比较器 | 第47-48页 |
·低失调比较器 | 第48-51页 |
·本章小结 | 第51-54页 |
第三章 10位 20kS/s超低功耗SAR A/D转换器 | 第54-82页 |
·低速低功耗SAR ADC的整体架构 | 第54-55页 |
·低速低功耗SAR ADC的开关时序 | 第55-63页 |
·非对称电荷补偿型开关时序的介绍 | 第56-58页 |
·非对称电荷补偿型开关时序的开关功耗和复位功耗 | 第58-61页 |
·非对称电荷补偿型开关时序的线性度 | 第61-63页 |
·低速低功耗SAR ADC的比较器的设计 | 第63-72页 |
·比较器的结构 | 第63-64页 |
·比较器的噪声 | 第64页 |
·比较器的输入失调电压 | 第64-72页 |
·电容型DAC的设计 | 第72-74页 |
·自举开关的设计 | 第74-76页 |
·SAR控制逻辑的设计 | 第76-79页 |
·10位 20kS/s超低功耗SAR A/D转换器 | 第79-82页 |
第四章 10位 300MS/s SAR A/D转换器 | 第82-98页 |
·高速低功耗SAR ADC的架构 | 第82-88页 |
·高速低功耗SAR ADC的自举开关 | 第88-89页 |
·高速低功耗SAR ADC的比较器 | 第89-90页 |
·高速低功耗SAR ADC的DAC | 第90-92页 |
·高速低功耗SAR ADC的控制逻辑 | 第92-93页 |
·10位 300MS/s SAR A/D转换器的版图及后仿 | 第93-98页 |
第五章 总结与展望 | 第98-102页 |
·研究总结 | 第98-99页 |
·研究展望 | 第99-102页 |
参考文献 | 第102-110页 |
致谢 | 第110-112页 |
作者简介 | 第112-114页 |