基于USB3.0接口的高速数据传输电路设计与实现
摘要 | 第1-5页 |
Abstract | 第5-7页 |
目录 | 第7-10页 |
1 绪论 | 第10-15页 |
·课题研究背景及意义 | 第10页 |
·课题来源 | 第10-11页 |
·数据传输技术的发展现状 | 第11-13页 |
·存储技术的发展现状 | 第11-12页 |
·USB 总线的发展现状 | 第12-13页 |
·本文的主要工作 | 第13-15页 |
2 USB3.0 接口技术 | 第15-20页 |
·USB 3.0 和 USB2.0 对比 | 第15-16页 |
·USB 3.0 协议概述 | 第16-19页 |
·协议结构 | 第16-17页 |
·包介绍 | 第17-18页 |
·USB3.0 数据传输类型 | 第18页 |
·USB3.0 编解码 | 第18-19页 |
·本章小结 | 第19-20页 |
3 大容量数据记录器与存储方案设计 | 第20-29页 |
·数据记录器的主要指标 | 第20页 |
·数据记录器系统方案设计 | 第20-22页 |
·存储单元设计 | 第22-28页 |
·存储单元硬件设计 | 第22-24页 |
·存储单元软件设计 | 第24-28页 |
·本章小结 | 第28-29页 |
4 高速数据传输硬件电路设计 | 第29-54页 |
·硬件电路整体方案设计 | 第29-30页 |
·USB3.0 接口设计 | 第30-36页 |
·CYUSB3014 控制芯片介绍 | 第30-31页 |
·USB3.0 模块硬件电路设计 | 第31-36页 |
·DDR2 SDRAM 接口设计 | 第36-40页 |
·FPGA 选型及外围电路设计 | 第40-41页 |
·电源模块设计 | 第41-43页 |
·硬件 PCB 设计 | 第43-52页 |
·信号完整性 | 第44-47页 |
·PCB 板设计 | 第47-52页 |
·本章小结 | 第52-54页 |
5 高速数据传输系统软件设计 | 第54-72页 |
·片上 FIFO 设计 | 第54-56页 |
·DDR2 控制器设计 | 第56-62页 |
·DDR2 IP 核参数介绍 | 第57-59页 |
·DDR2 IP 核设计 | 第59-61页 |
·DDR2 IP 核控制模块设计 | 第61-62页 |
·USB3.0 模块固件程序设计 | 第62-67页 |
·USB3.0 固件程序概述 | 第62-63页 |
·固件程序编写 | 第63-67页 |
·同步从 FIFO 设计 | 第67-71页 |
·GPIF II 设计 | 第67-69页 |
·从 FIFO 模块 VHDL 程序设计 | 第69-71页 |
·本章小结 | 第71-72页 |
6 系统测试 | 第72-78页 |
·存储单元测试 | 第72-73页 |
·高速数据传输电路测试 | 第73-77页 |
·USB3.0 设备测试 | 第73-74页 |
·高速数据传输电路性能测试 | 第74-77页 |
·本章小结 | 第77-78页 |
总结与展望 | 第78-80页 |
结论 | 第78页 |
展望 | 第78-80页 |
参考文献 | 第80-83页 |
攻读硕士学位期间取得的研究成果 | 第83-84页 |
致谢 | 第84-85页 |