可加密混合编码数据记录器的研制
| 摘要 | 第1-5页 |
| Abstract | 第5-9页 |
| 1 绪言 | 第9-16页 |
| ·课题的来源、目的及意义 | 第9-10页 |
| ·数据记录器国内外研究现状 | 第10-15页 |
| ·国外研究现状 | 第10-12页 |
| ·国内研究现状 | 第12-15页 |
| ·论文的主要内容 | 第15-16页 |
| 2 总体方案设计 | 第16-23页 |
| ·系统总体概述 | 第16-17页 |
| ·设计技术指标及要求 | 第17-18页 |
| ·电气接口要求 | 第18-19页 |
| ·系统方案设计 | 第19-21页 |
| ·设计原则 | 第19-20页 |
| ·系统工作原理 | 第20-21页 |
| ·本章小结 | 第21-23页 |
| 3 关键技术研究 | 第23-39页 |
| ·AES 数据加密技术 | 第23-34页 |
| ·硬件加密 | 第23-31页 |
| ·软件解密 | 第31-34页 |
| ·混合编码存储技术 | 第34-38页 |
| ·模数存储方式选择 | 第34-35页 |
| ·模数混合编码存储的运用 | 第35-38页 |
| ·本章小结 | 第38-39页 |
| 4 数据记录器硬件电路设计 | 第39-51页 |
| ·记录器硬件总体设计 | 第39-40页 |
| ·模拟量采集电路设计 | 第40-42页 |
| ·数字量接收电路设计 | 第42-43页 |
| ·控制信号电路设计 | 第43-45页 |
| ·存储单元电路设计 | 第45-46页 |
| ·LVDS 接口电路设计 | 第46-48页 |
| ·电源模块电路设计 | 第48-50页 |
| ·本章小结 | 第50-51页 |
| 5 数据记录器逻辑控制设计 | 第51-65页 |
| ·记录器逻辑控制总体设计 | 第51-52页 |
| ·模拟信号采集逻辑设计 | 第52-53页 |
| ·数字信号接收逻辑设计 | 第53-54页 |
| ·存储单元逻辑设计 | 第54-60页 |
| ·LVDS 模块逻辑设计 | 第60-64页 |
| ·本章小结 | 第64-65页 |
| 6 数据记录器功能测试 | 第65-73页 |
| ·测试平台与测试环境 | 第65-66页 |
| ·闭环自检测试流程 | 第66-69页 |
| ·测试结果分析 | 第69-71页 |
| ·本章小结 | 第71-73页 |
| 7 总结和展望 | 第73-75页 |
| ·全文总结 | 第73页 |
| ·展望 | 第73-75页 |
| 附录 | 第75-77页 |
| 参考文献 | 第77-80页 |
| 攻读硕士期间发表的论文及所取得的研究成果 | 第80-81页 |
| 致谢 | 第81-82页 |