基于Δ-∑ADC采样率可编程采集技术研究与实现
| 摘要 | 第1-5页 |
| Abstract | 第5-6页 |
| 目录 | 第6-8页 |
| 1 绪论 | 第8-11页 |
| ·研究背景和意义 | 第8-9页 |
| ·国内外发展现状 | 第9-10页 |
| ·论文内容安排 | 第10-11页 |
| 2 Δ-Σ 模数转换器 | 第11-18页 |
| ·Δ-ΣADC 工作原理 | 第11-12页 |
| ·Δ-Σ 调制器 | 第12-17页 |
| ·Δ-Σ 调制原理 | 第12-13页 |
| ·过采样技术 | 第13-15页 |
| ·噪声整形技术 | 第15-17页 |
| ·数字抽取滤波器 | 第17-18页 |
| 3 总体方案设计 | 第18-25页 |
| ·论文主要研究内容 | 第18-20页 |
| ·关键技术及解决途径 | 第20-24页 |
| ·本章小结 | 第24-25页 |
| 4 硬件电路设计 | 第25-41页 |
| ·调理电路设计 | 第25-34页 |
| ·阻抗匹配电路设计 | 第25-26页 |
| ·减法电路设计 | 第26-27页 |
| ·抗混叠滤波电路设计 | 第27-32页 |
| ·差分驱动电路设计 | 第32-34页 |
| ·A/D 转换电路设计 | 第34-36页 |
| ·存储电路设计 | 第36-38页 |
| ·FPGA 配置电路设计 | 第38-40页 |
| ·本章小结 | 第40-41页 |
| 5 FPGA 逻辑设计 | 第41-53页 |
| ·总体控制逻辑设计 | 第41-42页 |
| ·时钟产生模块设计 | 第42-43页 |
| ·采集控制模块设计 | 第43-45页 |
| ·异步 FIFO 与帧结构设计 | 第45-47页 |
| ·Flash 控制模块设计 | 第47-52页 |
| ·本章小结 | 第52-53页 |
| 6 性能测试 | 第53-57页 |
| ·调理电路测试 | 第53-55页 |
| ·功能测试 | 第55-56页 |
| ·本章小结 | 第56-57页 |
| 7 总结与展望 | 第57-58页 |
| 参考文献 | 第58-61页 |
| 攻读硕士学位期间发表的论文及所取得的研究成果 | 第61-62页 |
| 致谢 | 第62-63页 |