高速低功耗片上互连接收电路研究与设计
摘要 | 第1-6页 |
ABSTRACT | 第6-12页 |
第一章 绪论 | 第12-17页 |
·课题背景与研究意义 | 第12-13页 |
·国内外研究现状 | 第13-15页 |
·缓冲器插入技术与低摆幅技术 | 第13-15页 |
·电压型和电流型传输技术 | 第15页 |
·论文的主要内容与章节安排 | 第15-17页 |
第二章 低摆幅互连基本理论 | 第17-33页 |
·经典的低摆幅互连结构 | 第17-18页 |
·高速互连的接收电路 | 第18-21页 |
·灵敏放大器 | 第18-19页 |
·判决反馈均衡器 | 第19-21页 |
·传统灵敏放大器结构 | 第21-29页 |
·电流镜灵敏放大器 | 第21-22页 |
·交叉耦合型灵敏放大器 | 第22-23页 |
·锁存器型灵敏放大器 | 第23页 |
·带差分锁存器型灵敏放大器 | 第23-24页 |
·一种传统的锁存器型灵敏放大器 | 第24-25页 |
·双尾型锁存器结构灵敏放大器 | 第25-26页 |
·电流型灵敏放大器 | 第26-27页 |
·电压型与电流型灵敏放大器的比较 | 第27-28页 |
·电荷型灵敏放大器 | 第28-29页 |
·互连线模型介绍 | 第29-32页 |
·集总模型和分布模型 | 第30-31页 |
·带电感的传输线模型 | 第31页 |
·传输线的 SPICE 模型 | 第31-32页 |
·本章小结 | 第32-33页 |
第三章 基于电压型灵敏放大器接收电路设计 | 第33-46页 |
·接收电路总体框架设计 | 第33-34页 |
·改进型灵敏放大器设计 | 第34-37页 |
·其他模块设计 | 第37-40页 |
·SR 锁存器设计 | 第37-38页 |
·判决反馈均衡器设计 | 第38-40页 |
·版图设计 | 第40-42页 |
·设计规则检查(DRC) | 第40页 |
·版图与原理图的一致性检查(LVS) | 第40-41页 |
·版图设计与验证 | 第41-42页 |
·增加传输线模型的接收电路分析 | 第42-45页 |
·接收电路的功能分析 | 第42-44页 |
·工艺偏差和温度对接收电路性能影响分析 | 第44-45页 |
·本章小结 | 第45-46页 |
第四章 基于电流型灵敏放大器接收电路设计 | 第46-57页 |
·电流型与电压型理论性能比较 | 第46-47页 |
·基于电压型灵敏放大器改进的电流型接收电路设计 | 第47-51页 |
·一种适用于电流型传输的互连电路设计 | 第51-56页 |
·电流型互连电路简介 | 第51-52页 |
·电路的设计实现 | 第52-56页 |
·本章小结 | 第56-57页 |
第五章 数据与结果分析 | 第57-64页 |
·电流型与电压型接收电路仿真比较 | 第57-59页 |
·高速互连整体仿真 | 第59-63页 |
·与缓冲器插入的比较 | 第59-62页 |
·与相关设计比较 | 第62-63页 |
·本章小结 | 第63-64页 |
第六章 总结和展望 | 第64-66页 |
·主要工作和创新点 | 第64-65页 |
·后续研究工作 | 第65-66页 |
参考文献 | 第66-70页 |
致谢 | 第70-71页 |
攻读硕士学位期间已发表或录用的论文 | 第71-72页 |
附件 | 第72页 |