| 摘要 | 第1-6页 |
| Abstract | 第6-7页 |
| 致谢 | 第7-12页 |
| 第一章 引言 | 第12-14页 |
| ·课题背景 | 第12页 |
| ·论文内容 | 第12-13页 |
| ·章节安排 | 第13-14页 |
| 第二章 数字视频概述 | 第14-20页 |
| ·图象的数字化表达与实现 | 第14-15页 |
| ·彩色空间 | 第15-17页 |
| ·RGB | 第15页 |
| ·YCbCr(YUV) | 第15-16页 |
| ·彩色电视取样格式 | 第16-17页 |
| ·视频信号的预处理 | 第17-18页 |
| ·图象数据压缩的必要性 | 第18-19页 |
| ·数字图象处理的基本要求 | 第19页 |
| ·本章小结 | 第19-20页 |
| 第三章 图象边缘增强及其硬件描述 | 第20-32页 |
| ·图象边缘检测 | 第20-23页 |
| ·基本的检测公式 | 第20-21页 |
| ·梯度 | 第21-23页 |
| ·图象增强 | 第23-25页 |
| ·平滑滤波 | 第23-25页 |
| ·图象锐化 | 第25页 |
| ·IEE模块算法 | 第25-26页 |
| ·图象平滑算法 | 第25-26页 |
| ·图象锐化算法 | 第26页 |
| ·基于verilog的IEE模块的硬件实现 | 第26-31页 |
| ·IEE模块功能特性和接口时序描述 | 第27-28页 |
| ·IEE算法的分析及模块的状态机 | 第28-30页 |
| ·模块的顶层结构 | 第30-31页 |
| ·本章小结 | 第31-32页 |
| 第四章 基于systemverilog语言的验证方法学VMM | 第32-46页 |
| ·SOC验证方法学 | 第32-37页 |
| ·常用验证技术分类 | 第32-33页 |
| ·SOC验证流程 | 第33-34页 |
| ·验证平台策略 | 第34-36页 |
| ·验证工具 | 第36-37页 |
| ·Systemverilog语言简介 | 第37-42页 |
| ·接口(Interface) | 第38-39页 |
| ·全局声明和语句 | 第39-40页 |
| ·时间单位和精度 | 第40-41页 |
| ·抽象数据类型 | 第41-42页 |
| ·VMM验证方法学 | 第42-45页 |
| ·层次化验证模型 | 第42-43页 |
| ·提高验证生产率 | 第43-45页 |
| ·本章小结 | 第45-46页 |
| 第五章 IEE的验证及流程 | 第46-54页 |
| ·验证环境介绍 | 第46-50页 |
| ·环境实现 | 第46-47页 |
| ·Global Testbench结构 | 第47-49页 |
| ·总线功能模型(Bus Functional Model,BFM) | 第49-50页 |
| ·IEE验证架构 | 第50-51页 |
| ·Local Testbench | 第51-53页 |
| ·Post-layout验证和FPGA验证 | 第53页 |
| ·本章小结 | 第53-54页 |
| 第六章 结论 | 第54-55页 |
| 附录 代码覆盖率统计报告 | 第55-56页 |
| 参考文献 | 第56-58页 |
| 攻读硕士学位期间发表的论文 | 第58页 |