DVB-S信道接收芯片字节处理环节的研究与实现
| 摘要 | 第1-4页 |
| Abstract | 第4-9页 |
| 第一章 绪论 | 第9-25页 |
| ·数字电视概论 | 第10-13页 |
| ·数字电视的发展历程 | 第10-11页 |
| ·数字电视的特点 | 第11-12页 |
| ·数字电视的分类 | 第12-13页 |
| ·DVB-S数字电视传输标准 | 第13-17页 |
| ·卫星数字电视广播系统概述 | 第13-15页 |
| ·DVB的主要目标及标准 | 第15-16页 |
| ·DVB-S系统 | 第16-17页 |
| ·专用集成电路设计 | 第17-20页 |
| ·ASIC发展历程 | 第17页 |
| ·ASIC设计的分类方法 | 第17-18页 |
| ·ASIC设计主要流程 | 第18-20页 |
| ·SOC设计技术 | 第20-25页 |
| ·系统级芯片特点 | 第21-22页 |
| ·SOC设计方法学 | 第22-25页 |
| 第二章 数字卫星电视接收系统 | 第25-35页 |
| ·接收系统概述 | 第25-26页 |
| ·卫星接收天线 | 第26-27页 |
| ·高频头 | 第27-28页 |
| ·数字卫星电视接收机 | 第28-35页 |
| ·数字卫星电视接收机基本组成 | 第28-29页 |
| ·数字接收机主要性能指标 | 第29-32页 |
| ·实现方案概述 | 第32-35页 |
| 第三章 DVB-S信道接收芯片整体方案 | 第35-46页 |
| ·信道编码和帧结构 | 第37页 |
| ·DVB-S系统发送端 | 第37-43页 |
| ·扰码 | 第38-39页 |
| ·RS编码 | 第39-40页 |
| ·交织 | 第40-41页 |
| ·卷积编码 | 第41-42页 |
| ·基带成形 | 第42-43页 |
| ·QPSK调制 | 第43页 |
| ·DVB-S系统接收端 | 第43-46页 |
| ·QPSK解调 | 第44页 |
| ·卷积码译码 | 第44-46页 |
| 第四章 数据解交织 | 第46-56页 |
| ·交织技术简述 | 第46-48页 |
| ·分组交织 | 第46-47页 |
| ·卷积交织 | 第47-48页 |
| ·去交织的ASIC实现方案 | 第48-52页 |
| ·移位寄存器法 | 第48页 |
| ·RAM分区循环移位法 | 第48-50页 |
| ·RAM整块循环移位法 | 第50-52页 |
| ·DVB-S系统交织方案及实现 | 第52-56页 |
| ·同步SRAM的访问策略 | 第52-54页 |
| ·地址变换和延迟策略 | 第54-56页 |
| 第五章 RS解码的研究及实现 | 第56-80页 |
| ·纠错码和线性分组码 | 第57-60页 |
| ·纠错码的分类 | 第57-58页 |
| ·纠错码基本术语和性质 | 第58-60页 |
| ·循环码和RS码 | 第60-63页 |
| ·循环码的多项式表示 | 第60页 |
| ·循环码的谱描述 | 第60-61页 |
| ·循环码的译码原理 | 第61-62页 |
| ·BCH码 | 第62页 |
| ·RS码 | 第62页 |
| ·缩短RS码 | 第62-63页 |
| ·RS解码算法 | 第63-68页 |
| ·时域算法 | 第63-64页 |
| ·频域算法 | 第64-68页 |
| ·RS解码的ASIC实现 | 第68-80页 |
| ·求解伴随多项式 | 第68-71页 |
| ·Euclid迭代电路 | 第71-74页 |
| ·Chien搜索 | 第74-77页 |
| ·码字纠错 | 第77-78页 |
| ·缓存的设计 | 第78-80页 |
| 第六章 数据解扰码 | 第80-90页 |
| ·扰码的作用 | 第80页 |
| ·能量扩散 | 第80页 |
| ·提供定时信息 | 第80页 |
| ·m序列 | 第80-85页 |
| ·生成m序列 | 第81-83页 |
| ·m序列的性质 | 第83-85页 |
| ·扰码和解扰的实现 | 第85-86页 |
| ·自同步扰码/解扰 | 第85-86页 |
| ·加解扰器 | 第86页 |
| ·DVB-S系统扰码/解扰方案 | 第86-87页 |
| ·DVB-S解扰的ASIC实现 | 第87-90页 |
| ·解扰器复位策略 | 第87-88页 |
| ·串并转换策略 | 第88页 |
| ·特殊处理 | 第88-90页 |
| 第七章 帧格式转换和速率调整 | 第90-101页 |
| ·解复用器接口要求 | 第90-92页 |
| ·数据格式要求 | 第90-91页 |
| ·数据宽度 | 第91页 |
| ·时序要求 | 第91-92页 |
| ·模块功能的实现策略 | 第92-93页 |
| ·去除校验字节 | 第92-93页 |
| ·速率调整 | 第93页 |
| ·产生读FIFO信号的锁相环方案 | 第93-101页 |
| ·数字锁相环基本原理 | 第93-96页 |
| ·数字锁相环设计 | 第96-98页 |
| ·多时钟设计 | 第98-99页 |
| ·FPGA联调方案 | 第99-100页 |
| ·设计结果 | 第100-101页 |
| 第八章 面向SOC的DVB-S系统设计 | 第101-108页 |
| ·软硬件协同设计 | 第101页 |
| ·面向IP核的设计 | 第101-107页 |
| ·参数化设计 | 第102页 |
| ·可测性设计 | 第102-104页 |
| ·低功耗设计 | 第104-107页 |
| ·验证方法 | 第107-108页 |
| ·PLI | 第107页 |
| ·嵌入验证指令 | 第107-108页 |
| 参考文献 | 第108-111页 |
| 致谢 | 第111页 |