正交空频分组码波形设计与软件无线电平台实现
摘要 | 第5-7页 |
ABSTRACT | 第7-8页 |
缩略词表 | 第15-17页 |
第一章 绪论 | 第17-21页 |
1.1 研究背景与意义 | 第17-19页 |
1.2 本文的主要研究内容和贡献 | 第19页 |
1.3 论文结构及内容安排 | 第19-21页 |
第二章 正交空频分组码波形关键技术现状 | 第21-31页 |
2.1 空时分组码现状 | 第21-28页 |
2.1.1 空时分组码 | 第21-22页 |
2.1.2 空频分组码 | 第22-24页 |
2.1.3 正交空频分组码 | 第24-28页 |
2.2 空频分组码中的信道估计 | 第28-30页 |
2.2.1 导引序列设计 | 第28-29页 |
2.2.2 信道估计方法 | 第29-30页 |
2.3 小结 | 第30-31页 |
第三章 正交空频分组码波形设计 | 第31-58页 |
3.1 正交空频分组码波形设计流程 | 第31-34页 |
3.2 正交空频分组码波形软件架构 | 第34-52页 |
3.2.1 帧结构设计 | 第35-45页 |
3.2.2 流程划分 | 第45-52页 |
3.3 正交空频分组码波形性能仿真分析 | 第52-57页 |
3.3.1 信道模型 | 第52-53页 |
3.3.2 仿真流程 | 第53-54页 |
3.3.3 误码率仿真 | 第54-55页 |
3.3.4 同步捕获性能仿真 | 第55-57页 |
3.4 小结 | 第57-58页 |
第四章 正交空频分组码波形实现 | 第58-80页 |
4.1 正交空频分组码波形FPGA仿真平台 | 第58-64页 |
4.1.1 FPGA仿真开发 | 第58-60页 |
4.1.2 Syst em Generator | 第60-64页 |
4.2 正交空频分组码波形FPGA仿真实现 | 第64-75页 |
4.2.1 CRC校验码实现 | 第65-67页 |
4.2.2 OSFBC编码实现 | 第67-69页 |
4.2.3 同步算法实现 | 第69-72页 |
4.2.4 OSFBC解码实现 | 第72-75页 |
4.2.5 其他链路单元说明 | 第75页 |
4.3 正交空频分组码波形FPGA仿真结果 | 第75-79页 |
4.3.1 发射机时序 | 第75页 |
4.3.2 接收机时序 | 第75-79页 |
4.4 小结 | 第79-80页 |
第五章 软件无线电平台的波形测试及分析 | 第80-90页 |
5.1 正交空频分组码波形演示平台 | 第80-84页 |
5.1.1 软件无线电平台 | 第80-82页 |
5.1.2 发射机结构 | 第82-83页 |
5.1.3 接收机结构 | 第83-84页 |
5.2 功能测试分析 | 第84-88页 |
5.2.2 发射机功能测试 | 第85-86页 |
5.2.3 接收机功能测试 | 第86-88页 |
5.3 性能测试分析 | 第88-89页 |
5.3.1 同步捕获性能 | 第88-89页 |
5.3.2 误码率性能 | 第89页 |
5.4 小结 | 第89-90页 |
第六章 结论 | 第90-92页 |
6.1 本文总结及主要贡献 | 第90-91页 |
6.2 下一步工作的建议和未来研究方向 | 第91-92页 |
致谢 | 第92-93页 |
参考文献 | 第93-96页 |
个人简历 | 第96-97页 |
攻硕期间取得的研究成果 | 第97-98页 |
附件 | 第98-100页 |