摘要 | 第5-6页 |
ABSTRACT | 第6-7页 |
缩略词表 | 第15-16页 |
第一章 绪论 | 第16-22页 |
1.1 研究背景与研究意义 | 第16-17页 |
1.2 国内外研究现状及发展趋势 | 第17-22页 |
1.2.1 GNSS抗干扰技术的研究现状及发展趋势 | 第17-20页 |
1.2.2 GNSS基带抗干扰芯片的研究现状及发展趋势 | 第20-22页 |
第二章 抗干扰算法及其实现结构 | 第22-39页 |
2.1 时域抗干扰算法 | 第22-24页 |
2.1.1 LMS自适应滤波器 | 第22-24页 |
2.2 频域抗干扰算法 | 第24-26页 |
2.2.1 门限检测处理方法 | 第25-26页 |
2.2.2 中值滤波(ICMF)处理方法 | 第26页 |
2.3 频域抗干扰算法的实现 | 第26-35页 |
2.3.1 FFT/IFFT的结构设计 | 第26-31页 |
2.3.2 谱线处理的结构设计 | 第31-35页 |
2.4 功率倒置算法 | 第35-37页 |
2.4.1 功率倒置算法的实现结构 | 第37页 |
2.5 本章小结 | 第37-39页 |
第三章 GNSS基带芯片抗干扰算法实现结构的设计 | 第39-57页 |
3.1 GNSS基带芯片的总体设计规范 | 第39页 |
3.2 GNSS基带芯片的总体结构 | 第39-41页 |
3.3 GNSS基带芯片的设计方案评估和比较 | 第41-54页 |
3.3.1 时域-空域处理方案 | 第41-45页 |
3.3.2 频域-空域处理方案 | 第45-53页 |
3.3.3 GNSS基带芯片设计方案的比较 | 第53-54页 |
3.4 GNSS基带芯片的数据处理过程 | 第54-55页 |
3.5 GNSS基带芯片的数据处理能力 | 第55页 |
3.6 本章小结 | 第55-57页 |
第四章 GNSS基带芯片抗干扰算法的模块化实现 | 第57-86页 |
4.1 基带芯片的算法级设计 | 第57-58页 |
4.2 基带芯片的RTL级设计 | 第58-85页 |
4.2.1 重叠加窗单元 | 第58-59页 |
4.2.2 倒序地址生成单元 | 第59-61页 |
4.2.3 乒乓结构的SRAM单元 | 第61-64页 |
4.2.4 SRAM数据读写控制单元 | 第64-72页 |
4.2.5 数据抽取地址生成单元 | 第72-75页 |
4.2.6 CORDIC乘法单元 | 第75-80页 |
4.2.7 Radix-4 蝶形运算单元 | 第80-81页 |
4.2.8 谱线处理单元 | 第81-84页 |
4.2.9 IFFT单元 | 第84页 |
4.2.10空域处理单元 | 第84-85页 |
4.3 本章小结 | 第85-86页 |
第五章 GNSS基带芯片抗干扰算法的FPGA实现 | 第86-105页 |
5.1 FPGA实现平台介绍 | 第86-87页 |
5.2 GNSS基带芯片抗干扰算法的FPGA实现 | 第87-91页 |
5.3 GNSS基带芯片抗干扰算法FPGA实现的测试 | 第91-104页 |
5.3.1 测试用到的设备 | 第91页 |
5.3.2 测试场景设置 | 第91-92页 |
5.3.3 测试验证 | 第92-104页 |
5.4 本章小结 | 第104-105页 |
第六章 总结和展望 | 第105-107页 |
6.1 总结 | 第105-106页 |
6.2 展望 | 第106-107页 |
致谢 | 第107-108页 |
参考文献 | 第108-112页 |
攻读硕士学位期间取得的成果 | 第112-113页 |