基于FPGA的高频高精度数字移相信号发生器
| 摘要 | 第3-5页 |
| ABSTRACT | 第5-6页 |
| 目录 | 第7-9页 |
| 1 绪论 | 第9-12页 |
| 1.1 研究背景 | 第9-10页 |
| 1.2 信号发生器的研究现状 | 第10页 |
| 1.3 本文研究的主要内容 | 第10-12页 |
| 2 DDS技术基本原理 | 第12-17页 |
| 2.1 频率合成技术 | 第12页 |
| 2.2 直接数字频率合成技术 | 第12-17页 |
| 2.2.1 DDS的基本原理 | 第12-14页 |
| 2.2.2 DDS的技术指标 | 第14-15页 |
| 2.2.3 DDS的特点 | 第15-17页 |
| 3 EDA工具介绍 | 第17-22页 |
| 3.1 FPGA概述 | 第17页 |
| 3.2 VHDL语言简介 | 第17-18页 |
| 3.3 FPGA设计流程 | 第18-22页 |
| 4 人机交互系统的设计与实现 | 第22-33页 |
| 4.1 硬件电路设计 | 第22-30页 |
| 4.1.1 STC单片机简介 | 第22-24页 |
| 4.1.2 液晶显示模块简介 | 第24-29页 |
| 4.1.3 硬件整体方案设计 | 第29-30页 |
| 4.2 软件设计 | 第30-33页 |
| 4.2.1 频率调节子程序 | 第31-32页 |
| 4.2.2 相位差调节子程序 | 第32-33页 |
| 5 基于VHDL语言的DDS设计 | 第33-43页 |
| 5.1 基FPGA的DDS模块的设计 | 第33-40页 |
| 5.1.1 锁相环倍频模块 | 第33-34页 |
| 5.1.2 FPGA与单片机通讯接口模块 | 第34-37页 |
| 5.1.3 相位累加器模块 | 第37-38页 |
| 5.1.4 波形存储器ROM模块 | 第38-40页 |
| 5.2 高速D/A转换电路的设计 | 第40-41页 |
| 5.3 低通滤波器的设计 | 第41-43页 |
| 6 实验结果的测试与分析 | 第43-51页 |
| 6.1 系统设计与实现 | 第43-44页 |
| 6.2 系统输出波形 | 第44-48页 |
| 6.3 输出频率精度 | 第48页 |
| 6.4 输出结果分析 | 第48-51页 |
| 参考文献 | 第51-55页 |
| 附录 人机交互界面——单片机源程序 | 第55-67页 |
| 致谢 | 第67-68页 |
| 攻读学位期间取得的研究成果 | 第68-70页 |