摘要 | 第3-4页 |
Abstract | 第4页 |
1 绪论 | 第7-10页 |
1.1 论文的研究背景和意义 | 第7-8页 |
1.2 国内外研究现状 | 第8-9页 |
1.3 本文的研究内容和章节安排 | 第9-10页 |
2 接收机系统原理 | 第10-19页 |
2.1 模拟通信与数字通信 | 第10-11页 |
2.2 全数字接收机 | 第11-12页 |
2.3 软件无线电 | 第12-13页 |
2.4 技术要求 | 第13页 |
2.5 技术指标分析 | 第13-17页 |
2.5.1 选择性 | 第13-14页 |
2.5.2 输入特性 | 第14页 |
2.5.3 噪声系数 | 第14-15页 |
2.5.4 动态范围 | 第15-16页 |
2.5.5 增益控制 | 第16-17页 |
2.5.6 接收机的干扰 | 第17页 |
2.6 接收机前端系统设计及可行性论证 | 第17-19页 |
2.6.1 设计思路 | 第17-18页 |
2.6.2 系统可行性分析 | 第18-19页 |
3 接收机前端设计 | 第19-46页 |
3.1 带通滤波器的设计 | 第19-29页 |
3.1.1 带通滤波器原理 | 第19页 |
3.1.2 低通滤波器原理 | 第19-20页 |
3.1.3 主要技术指标 | 第20页 |
3.1.4 巴特沃斯型归一化LPF的设计 | 第20-23页 |
3.1.5 由LPF元件变换设计BPF | 第23-25页 |
3.1.6 ADS仿真设计BPF | 第25-27页 |
3.1.7 电感量的计算以及巴伦的制作 | 第27-29页 |
3.2 低噪声放大器的设计 | 第29-42页 |
3.2.1 低噪声放大器主要技术指标 | 第30-33页 |
3.2.2 宽频带放大器特点及平衡放大与负反馈放大电路技术 | 第33-34页 |
3.2.3 低噪声放大器抗干扰措施 | 第34-35页 |
3.2.4 低噪声放大器匹配网络 | 第35-38页 |
3.2.5 低噪声放大器设计 | 第38-42页 |
3.3 可变增益放大器设计 | 第42-46页 |
3.3.1 可变增益放大器(AGC)概述 | 第42-43页 |
3.3.2 AGC的参数 | 第43-46页 |
4 采样及数字接收单元设计 | 第46-61页 |
4.1 ADC的设计 | 第46-55页 |
4.1.1 ADC概述 | 第46页 |
4.1.2 实际ADC的参数 | 第46-52页 |
4.1.3 ADC的实现 | 第52-55页 |
4.2 数字接收模块的FPGA实现 | 第55-61页 |
4.2.1 数字硬件的选择 | 第55页 |
4.2.2 现场可编程门阵列(FPGA)实现 | 第55-61页 |
5 接收机电路测试 | 第61-66页 |
5.1 电路板调试与准备 | 第61页 |
5.2 系统模块的测试 | 第61-62页 |
5.2.1 接收机前端测试 | 第61-62页 |
5.3 ADC测试 | 第62-66页 |
6 总结 | 第66-67页 |
致谢 | 第67-68页 |
参考文献 | 第68-72页 |
附录 | 第72页 |