基于FPGA的1553B远置终端IP核的设计与实现
| 摘要 | 第1-6页 |
| Abstract | 第6-14页 |
| 1 绪论 | 第14-20页 |
| ·课题背景 | 第14-15页 |
| ·国内外研究现状 | 第15-16页 |
| ·可编程逻辑器件的发展 | 第16-18页 |
| ·研究意义与内容 | 第18页 |
| ·研究内容 | 第18页 |
| ·意义 | 第18页 |
| ·文章的组织结构 | 第18-20页 |
| 2 1553B 总线介绍 | 第20-36页 |
| ·总线控制方式 | 第20-21页 |
| ·总线控制器(BC) | 第21页 |
| ·远置终端(RT) | 第21页 |
| ·总线监视器(BM) | 第21页 |
| ·编码方式 | 第21-22页 |
| ·容错机制 | 第22页 |
| ·字类型 | 第22-28页 |
| ·命令字 | 第23-25页 |
| ·数据字 | 第25-26页 |
| ·状态字 | 第26-28页 |
| ·消息传输方式 | 第28-30页 |
| ·远置终端接收 | 第29页 |
| ·远置终端发送 | 第29页 |
| ·远置终端到远置终端的传输 | 第29页 |
| ·不带数据字的方式命令 | 第29-30页 |
| ·带数据字的方式命令(发送) | 第30页 |
| ·带数据字的方式命令(接收) | 第30页 |
| ·广播消息 | 第30页 |
| ·超时响应 | 第30-31页 |
| ·总线电器特性及耦合方式 | 第31-34页 |
| ·小结 | 第34-36页 |
| 3 逻辑设计基础 | 第36-44页 |
| ·Libero 开发工具介绍 | 第36-39页 |
| ·APA 系列FPGA 的特点 | 第39-41页 |
| ·Verilog 语言介绍 | 第41-42页 |
| ·小结 | 第42-44页 |
| 4 系统硬件设计 | 第44-52页 |
| ·1553B 总线专用收发芯片 | 第45-47页 |
| ·FPGA 外围电路设计 | 第47-49页 |
| ·电源供电电路 | 第47-48页 |
| ·晶振电路 | 第48-49页 |
| ·复位电路 | 第49页 |
| ·OC 电路 | 第49-50页 |
| ·RS-485 电路 | 第50-51页 |
| ·小结 | 第51-52页 |
| 5 逻辑设计、仿真与实现 | 第52-74页 |
| ·编码模块 | 第53-55页 |
| ·设计思路 | 第53-55页 |
| ·仿真结果 | 第55页 |
| ·解码模块 | 第55-58页 |
| ·设计思路 | 第55-58页 |
| ·仿真结果 | 第58页 |
| ·RT 协议状态机模块 | 第58-65页 |
| ·设计思路 | 第58-62页 |
| ·仿真结果 | 第62-65页 |
| ·通道选择模块 | 第65-67页 |
| ·设计思路 | 第65-67页 |
| ·仿真结果 | 第67页 |
| ·OC 指令输出模块 | 第67-68页 |
| ·DPRAM 模块 | 第68-70页 |
| ·综合 | 第70-72页 |
| ·布局布线 | 第72-73页 |
| ·资源使用情况 | 第72页 |
| ·静态时序分析 | 第72-73页 |
| ·小结 | 第73-74页 |
| 6 测试与结果分析 | 第74-86页 |
| ·RT 接收 | 第75-76页 |
| ·RT 发送 | 第76-77页 |
| ·RT 到RT 的消息传输 | 第77-78页 |
| ·RT 接收方式命令 | 第78-81页 |
| ·RT 接收广播消息 | 第81-84页 |
| ·BC 对RT 的广播 | 第81-82页 |
| ·RT 到RT 的广播 | 第82-84页 |
| ·485 通信及OC 指令输出 | 第84-85页 |
| ·小结 | 第85-86页 |
| 7 结束语 | 第86-90页 |
| ·工作总结 | 第86页 |
| ·后续工作展望 | 第86-87页 |
| ·硕士期间完成的其他工作 | 第87-90页 |
| 参考文献 | 第90-92页 |
| 附录 | 第92-94页 |
| 致谢 | 第94页 |