首页--工业技术论文--无线电电子学、电信技术论文--基本电子电路论文--数字电路论文

基于FPGA的数字锁相放大器在磁珠检测上的应用

中文摘要第3-5页
英文摘要第5-6页
1 绪论第9-13页
    1.1 课题的背景及研究意义第9-10页
    1.2 锁相放大器的国内外的研究现状第10-12页
    1.3 本论文的主要研究内容第12-13页
2 弱信号检测的基本原理第13-17页
    2.1 常见噪声分类与信噪改善比(SNIR)第13页
    2.2 微弱信号检测原理第13-14页
    2.3 常见的微弱信号检测技术第14-16页
    2.4 本章小结第16-17页
3 磁珠检测系统的总体设计第17-28页
    3.1 磁珠检测系统第17-18页
    3.2 自旋阀GMR传感器工作原理第18-22页
        3.2.1 自旋阀GMR简介第18-19页
        3.2.2 自旋阀传感器的工作模式第19-20页
        3.2.3 自旋阀GMR传感器的结构第20-22页
    3.3 锁相放大器的基本原理第22-26页
        3.3.1 自相关检测第22-23页
        3.3.2 互相关检测第23-24页
        3.3.3 信号的相关解调第24-26页
    3.4 锁相放大器的构成第26-27页
    3.5 本章小结第27-28页
4 数字锁相放大器的设计第28-43页
    4.1 DSP Builder简介第28-30页
    4.2 正交信号发生器的设计第30-32页
        4.2.1 DDS原理简介第30-31页
        4.2.2 DDS的Dsp Builder实现第31-32页
    4.3 分布式低通滤波器的设计第32-37页
        4.3.1 FIR的基本概念第32-33页
        4.3.2 分布式算法第33-35页
        4.3.3 分布式算法低通滤波器的Dsp Builder实现第35-37页
    4.4 数字锁相放大器前置电路的的设计第37-41页
    4.5 其他模块功能设计第41-42页
    4.6 本章小结第42-43页
5 硬件仿真与测试第43-53页
    5.1 Dsp Builder的硬件环HIL仿真第43-44页
    5.2 直接数字频率合成技术(DDS)的HIL硬件仿真第44-46页
    5.3 基于分布式算法FIR数字低通滤波器的的HIL硬件仿真第46-47页
    5.4 锁相放大器前置电路的性能测试第47-50页
        5.4.1 放大电路及带通滤波器电路的性能测试第48页
        5.4.2 模数转换电路测试第48-50页
    5.5 磁珠检测电路的硬件仿真与改进第50-52页
    5.6 本章小结第52-53页
6 实验结果及分析第53-59页
    6.1 自旋阀GMR传感器的特性测试第53-54页
    6.2 磁珠检测电路的性能测试第54-55页
    6.3 磁珠浓度配比实验第55-56页
    6.4 磁珠检测实验第56-57页
    6.5 本章小结第57-59页
7 总结与展望第59-60页
    7.1 总结第59页
    7.2 展望第59-60页
致谢第60-61页
参考文献第61-64页
附录第64页
    A.作者在攻读硕士学位期间发表论文的目录第64页

论文共64页,点击 下载论文
上一篇:甘肃省中小律师事务所人才激励机制研究
下一篇:郑州华信学院教师流失问题研究