中文摘要 | 第3-5页 |
英文摘要 | 第5-6页 |
1 绪论 | 第9-13页 |
1.1 课题的背景及研究意义 | 第9-10页 |
1.2 锁相放大器的国内外的研究现状 | 第10-12页 |
1.3 本论文的主要研究内容 | 第12-13页 |
2 弱信号检测的基本原理 | 第13-17页 |
2.1 常见噪声分类与信噪改善比(SNIR) | 第13页 |
2.2 微弱信号检测原理 | 第13-14页 |
2.3 常见的微弱信号检测技术 | 第14-16页 |
2.4 本章小结 | 第16-17页 |
3 磁珠检测系统的总体设计 | 第17-28页 |
3.1 磁珠检测系统 | 第17-18页 |
3.2 自旋阀GMR传感器工作原理 | 第18-22页 |
3.2.1 自旋阀GMR简介 | 第18-19页 |
3.2.2 自旋阀传感器的工作模式 | 第19-20页 |
3.2.3 自旋阀GMR传感器的结构 | 第20-22页 |
3.3 锁相放大器的基本原理 | 第22-26页 |
3.3.1 自相关检测 | 第22-23页 |
3.3.2 互相关检测 | 第23-24页 |
3.3.3 信号的相关解调 | 第24-26页 |
3.4 锁相放大器的构成 | 第26-27页 |
3.5 本章小结 | 第27-28页 |
4 数字锁相放大器的设计 | 第28-43页 |
4.1 DSP Builder简介 | 第28-30页 |
4.2 正交信号发生器的设计 | 第30-32页 |
4.2.1 DDS原理简介 | 第30-31页 |
4.2.2 DDS的Dsp Builder实现 | 第31-32页 |
4.3 分布式低通滤波器的设计 | 第32-37页 |
4.3.1 FIR的基本概念 | 第32-33页 |
4.3.2 分布式算法 | 第33-35页 |
4.3.3 分布式算法低通滤波器的Dsp Builder实现 | 第35-37页 |
4.4 数字锁相放大器前置电路的的设计 | 第37-41页 |
4.5 其他模块功能设计 | 第41-42页 |
4.6 本章小结 | 第42-43页 |
5 硬件仿真与测试 | 第43-53页 |
5.1 Dsp Builder的硬件环HIL仿真 | 第43-44页 |
5.2 直接数字频率合成技术(DDS)的HIL硬件仿真 | 第44-46页 |
5.3 基于分布式算法FIR数字低通滤波器的的HIL硬件仿真 | 第46-47页 |
5.4 锁相放大器前置电路的性能测试 | 第47-50页 |
5.4.1 放大电路及带通滤波器电路的性能测试 | 第48页 |
5.4.2 模数转换电路测试 | 第48-50页 |
5.5 磁珠检测电路的硬件仿真与改进 | 第50-52页 |
5.6 本章小结 | 第52-53页 |
6 实验结果及分析 | 第53-59页 |
6.1 自旋阀GMR传感器的特性测试 | 第53-54页 |
6.2 磁珠检测电路的性能测试 | 第54-55页 |
6.3 磁珠浓度配比实验 | 第55-56页 |
6.4 磁珠检测实验 | 第56-57页 |
6.5 本章小结 | 第57-59页 |
7 总结与展望 | 第59-60页 |
7.1 总结 | 第59页 |
7.2 展望 | 第59-60页 |
致谢 | 第60-61页 |
参考文献 | 第61-64页 |
附录 | 第64页 |
A.作者在攻读硕士学位期间发表论文的目录 | 第64页 |