| 摘要 | 第1-5页 |
| Abstract | 第5-7页 |
| 专用术语注释表 | 第7-8页 |
| 第一章 绪论 | 第8-12页 |
| ·研究背景和意义 | 第8-9页 |
| ·国内外研究现状 | 第9-11页 |
| ·本文完成的工作 | 第11页 |
| ·本文组织结构 | 第11-12页 |
| 第二章 系统硬件设计 | 第12-33页 |
| ·系统整体方案 | 第12-13页 |
| ·前端处理模块设计 | 第13-15页 |
| ·时钟模块设计 | 第15-16页 |
| ·采样模块的选型与设计 | 第16-21页 |
| ·控制模块的选型 | 第21页 |
| ·存储器的选型与设计 | 第21-30页 |
| ·存储器的设计指标 | 第21-22页 |
| ·SDRAM、DDR-SDRAM 与 DDR2-SDRAM 工作原理 | 第22-23页 |
| ·DDR2-SDRAM 芯片选型与设计 | 第23-25页 |
| ·DDR2-SDRAM 芯片基本操作与时序 | 第25-29页 |
| ·上电顺序及器件初始化 | 第29-30页 |
| ·硬件调试 | 第30-32页 |
| ·本章小结 | 第32-33页 |
| 第三章 基于 Xilinx FPGA 逻辑设计 | 第33-53页 |
| ·基于 FPGA 的设计基础 | 第33-35页 |
| ·控制功能的 FPGA 设计 | 第35-52页 |
| ·功能描述和模块划分 | 第35-36页 |
| ·采样配置模块设计 | 第36-38页 |
| ·系统时钟产生模块设计 | 第38-39页 |
| ·复位模块设计 | 第39-40页 |
| ·数据缓存模块设计 | 第40-41页 |
| ·地址产生模块设计 | 第41-47页 |
| ·DDR2-SDRAM 控制器模块设计 | 第47-52页 |
| ·本章小结 | 第52-53页 |
| 第四章 仿真与实现 | 第53-61页 |
| ·功能仿真与在线调试 | 第53-58页 |
| ·功能仿真 | 第53-56页 |
| ·在线调试 | 第56-58页 |
| ·资源分析 | 第58-59页 |
| ·时序分析 | 第59-60页 |
| ·本章小结 | 第60-61页 |
| 第五章 总结与展望 | 第61-62页 |
| 参考文献 | 第62-64页 |
| 致谢 | 第64页 |