伪码调相定距系统应用技术研究
摘要 | 第1-4页 |
Abstract | 第4-7页 |
1 绪论 | 第7-12页 |
·无线电定距技术概述 | 第7页 |
·伪码调相体制的优越性 | 第7-8页 |
·伪码调相定距系统的工作原理 | 第8-10页 |
·论文工作和各章的主要内容 | 第10-12页 |
2 伪随机码的特性及其产生 | 第12-24页 |
·m序列的基本理论 | 第12-16页 |
·m序列的特性 | 第12-13页 |
·m序列的自相关函数和功率谱 | 第13-16页 |
·m序列伪码定距性能分析 | 第16-17页 |
·m序列参数的选择 | 第17-18页 |
·码元宽度的选择 | 第17页 |
·伪码周期的选择 | 第17-18页 |
·码字频率的选择 | 第18页 |
·m序列发生器设计 | 第18-23页 |
·Xilinx公司XC9500系列CPLD概述 | 第19-20页 |
·m序列发生器实现 | 第20-23页 |
·本章小结 | 第23-24页 |
3 伪码调相定距系统频率源设计 | 第24-35页 |
·频率合成技术的概况 | 第24页 |
·锁相环的基本原理 | 第24-26页 |
·环路相位噪声分析 | 第26-28页 |
·锁相环的瞬态响应 | 第28-29页 |
·频率源电路设计 | 第29-34页 |
·锁相频率合成芯片ADF4360-0 | 第29-31页 |
·环路滤波器设计 | 第31-32页 |
·频率源的硬件实现 | 第32-34页 |
·本章小结 | 第34-35页 |
4 伪码调相定距系统调制电路设计 | 第35-43页 |
·伪码调相信号调制原理 | 第35-37页 |
·m序列调相信号的功率谱密度 | 第36-37页 |
·伪码调相定距系统调制电路设计 | 第37-42页 |
·电平转换电路的设计 | 第37-39页 |
·伪码调相信号的实现 | 第39-42页 |
·本章小结 | 第42-43页 |
5 伪码调相定距系统解调电路设计 | 第43-53页 |
·伪码调相信号解调原理 | 第43-44页 |
·直接下变频电路的设计 | 第44-47页 |
·直接下变频器AD8347概述 | 第44-46页 |
·自动增益控制电路(AGC)的设计 | 第46-47页 |
·放大与整形电路的设计 | 第47-48页 |
·功率放大器AD8353 | 第48-49页 |
·解调电路硬件实现 | 第49-50页 |
·高速PCB板设计 | 第50-52页 |
·本章小结 | 第52-53页 |
6 伪码调相定距系统相关器设计 | 第53-65页 |
·相关器的理论及结构设计 | 第53-58页 |
·模拟式相关器 | 第53-54页 |
·数字式相关器 | 第54页 |
·极性重合相关器 | 第54-55页 |
·横向滤波器构成的数字相关器 | 第55-58页 |
·m序列数字相关器设计 | 第58-63页 |
·本地延迟m序列产生 | 第58-60页 |
·数字相关器设计 | 第60-63页 |
·CPLD在设计和调试中应注意的问题 | 第63-64页 |
·本章小结 | 第64-65页 |
结束语 | 第65-66页 |
致谢 | 第66-67页 |
参考文献 | 第67-69页 |