| 摘要 | 第1-6页 |
| Abstract | 第6-10页 |
| 第1章 绪论 | 第10-15页 |
| ·滤波器组的发展和应用 | 第10-13页 |
| ·滤波器组理论研究的发展史 | 第10-11页 |
| ·滤波器组的应用 | 第11-13页 |
| ·本文主要工作 | 第13-15页 |
| 第2章 滤波器组的基本理论 | 第15-26页 |
| ·带通信号的抽取 | 第15-18页 |
| ·内插 | 第18-19页 |
| ·Noble等效变换 | 第19-21页 |
| ·多相分解 | 第21-23页 |
| ·多相结构的M通道滤波器组 | 第23-24页 |
| ·滤波器组完全重构条件 | 第24-26页 |
| 第3章 余弦调制滤波器组 | 第26-32页 |
| ·余弦调制滤波器组 | 第26-27页 |
| ·原型滤波器的设计 | 第27-29页 |
| ·余弦调制分析滤波器组的结构 | 第29-32页 |
| 第4章 数字信号处理(DSP)的FPGA实现 | 第32-40页 |
| ·FPGA的结构与工作原理 | 第33-34页 |
| ·FPGA的基本结构 | 第33页 |
| ·查找表逻辑结构 | 第33-34页 |
| ·EDA技术及EDA软件 | 第34-40页 |
| ·基于EDA的FPGA开发流程 | 第35-36页 |
| ·开发DSP系统的EDA工具及流程 | 第36-40页 |
| 第5章 基于FPGA的余弦调制分析滤波器组的实现 | 第40-59页 |
| ·开发工具及器件选择 | 第40-42页 |
| ·滤波器组参数确定及算法验证 | 第42-44页 |
| ·确定原型滤波器系数 | 第42页 |
| ·计算余弦矩阵 | 第42-43页 |
| ·算法验证 | 第43-44页 |
| ·DSP Builder模型建立 | 第44-53页 |
| ·抽取 | 第44-45页 |
| ·多相矩阵 | 第45-50页 |
| ·余弦矩阵 | 第50页 |
| ·HDL接口模块(HDL import block) | 第50-51页 |
| ·余弦调制分析滤波器组模型及仿真 | 第51-53页 |
| ·硬件实现 | 第53-59页 |
| ·MDL文件到HDL文件的转换 | 第53-55页 |
| ·Quartus Ⅱ综合编译 | 第55-59页 |
| 第6章 总结与展望 | 第59-61页 |
| 参考文献 | 第61-65页 |
| 附录A 余弦调制分析滤波器组算法仿真的MATLAB程序 | 第65-67页 |
| 附录B 兆核函数fir_compiler_v3_3_1例化报告 | 第67-69页 |
| 附录C 余弦调制分析滤波器组MDL文件到HDL文件的转换报告 | 第69-72页 |
| 附录D 余弦调制分析滤波器组的管脚锁定信息 | 第72-73页 |
| 攻读学位期间公开发表论文 | 第73页 |
| 攻读学位期间参加的项目实践 | 第73-74页 |
| 致谢 | 第74-75页 |
| 研究生履历 | 第75页 |