WTB列车总线网的研究和实现
| 摘要 | 第1-4页 |
| ABSTRACT | 第4-6页 |
| 目录 | 第6-9页 |
| 第一章 绪论 | 第9-13页 |
| ·引言 | 第9页 |
| ·国内外研究现状 | 第9-11页 |
| ·国际状况 | 第9-10页 |
| ·国内状况 | 第10-11页 |
| ·论文结构安排 | 第11-13页 |
| 第二章 PC/104嵌入式工控机 | 第13-19页 |
| ·嵌入式系统简介 | 第13-14页 |
| ·嵌入式系统体系结构 | 第14-16页 |
| ·嵌1入式处理器 | 第14-15页 |
| ·嵌入式外国设备 | 第15页 |
| ·嵌入式操作系统 | 第15-16页 |
| ·嵌入式应用软件 | 第16页 |
| ·PC/104工控机 | 第16-19页 |
| ·PC/104总线简介 | 第16-17页 |
| ·S104/DX-450工控机 | 第17-19页 |
| 第三章 设计方法与关键技术 | 第19-31页 |
| ·EDA技术及其优点 | 第19-20页 |
| ·TOP-DOWN的设讣方法 | 第20-21页 |
| ·VHDL语言编程技术 | 第21-22页 |
| ·FPGA和CPLD技术 | 第22-28页 |
| ·FPGA与CPLD的特点 | 第23-24页 |
| ·FPGA与CPLD的比较与选型 | 第24-26页 |
| ·用EDA方法开发FPGA与CPLD的工作流程 | 第26-28页 |
| ·用EDA方法开发FPGA与CPLD的注意事项 | 第28页 |
| ·系统设计开发工具 | 第28-29页 |
| ·本章小结 | 第29-31页 |
| 第四章 WTB网络 | 第31-43页 |
| ·列车网络 | 第31-34页 |
| ·列车网络组成及其拓扑结构 | 第31页 |
| ·MAU介质附件 | 第31-33页 |
| ·实时协议层次结构 | 第33-34页 |
| ·周期性数据 | 第34-35页 |
| ·变量 | 第34页 |
| ·源寻址广播 | 第34-35页 |
| ·非周期性数据 | 第35-37页 |
| ·临视数据及功能 | 第35-36页 |
| ·消息数据 | 第36页 |
| ·非周期的寻址方式 | 第36-37页 |
| ·总线初运行 | 第37-40页 |
| ·节点冲突策略 | 第37页 |
| ·未命名节点的检测 | 第37-38页 |
| ·初运行的启动 | 第38页 |
| ·消名 | 第38-39页 |
| ·命名 | 第39-40页 |
| ·帧编码及帧格式 | 第40-41页 |
| ·曼彻斯特编码 | 第40页 |
| ·帧格式 | 第40-41页 |
| ·本章小结 | 第41-43页 |
| 第五章:列车网络适配器的研制 | 第43-57页 |
| ·适配器组成 | 第43-44页 |
| ·FPGA内部结构组成 | 第44-55页 |
| ·PC/104接口逻辑 | 第44-45页 |
| ·收发电路 | 第45-51页 |
| ·曼彻斯特编码器 | 第45-46页 |
| ·曼彻斯特解码器 | 第46-50页 |
| ·CRC生成器及CRC校验器 | 第50-51页 |
| ·内部存储逻辑 | 第51-55页 |
| ·FIFO的设计与实现 | 第52-55页 |
| ·其它控制逻辑 | 第55页 |
| ·PCB版图设计 | 第55-56页 |
| ·本章小结 | 第56-57页 |
| 第六章 驱动程序设计 | 第57-63页 |
| ·WTB刚络层次结构 | 第57-58页 |
| ·节点状态转换图 | 第58-60页 |
| ·列车网络帧格式及其编码 | 第60-63页 |
| ·链路控制字段编码 | 第60-61页 |
| ·上帧从帧的区分 | 第60页 |
| ·报文类型的区分 | 第60-61页 |
| ·链路控制字段区分 | 第61页 |
| ·数据编码规则 | 第61-63页 |
| 第七章 测试及分析 | 第63-65页 |
| ·联机测试及分析 | 第63页 |
| ·总结 | 第63-65页 |
| 参考文献 | 第65-67页 |
| 论文发表情况 | 第67-68页 |
| 致谢 | 第68-69页 |
| 西北工业大学学位论文知识产权声明书 | 第69页 |
| 西北工业大学学位论文原创性声明 | 第69页 |