摘要 | 第5-6页 |
ABSTRACT | 第6页 |
符号对照表 | 第11-12页 |
缩略语对照表 | 第12-15页 |
第一章 绪论 | 第15-19页 |
1.1 什么是模数转换器 | 第15页 |
1.2 数模转换器的产业现状 | 第15-16页 |
1.3 国内外学术界研究动态 | 第16-18页 |
1.4 论文的结构安排 | 第18-19页 |
第二章 ADC基础类型与性能指标 | 第19-29页 |
2.1 常见ADC的结构简介 | 第19-23页 |
2.1.1 SARADC的基本结构 | 第19-20页 |
2.1.2 PipelinedADC的基本结构 | 第20-21页 |
2.1.3 Sigma-DeltaADC的基本结构 | 第21-23页 |
2.2 ADC的主要性能指标 | 第23-28页 |
2.2.1 静态参数 | 第23-25页 |
2.2.2 动态参数 | 第25-28页 |
2.3 本章小结 | 第28-29页 |
第三章 基于Sigma-Delta的噪声整形SARADC | 第29-57页 |
3.1 Sigma-Delta调制原理 | 第29-33页 |
3.2 噪声整形SARADC基本内容 | 第33-41页 |
3.2.1 SARADC中的冗余电压 | 第33-34页 |
3.2.2 噪声整形应用理论基础 | 第34-37页 |
3.2.3 基于IIR的噪声整形方案 | 第37-39页 |
3.2.4 基于FIR与IIR结合的噪声整形方案 | 第39-41页 |
3.3 ADC信号采样开关电路 | 第41-46页 |
3.3.1 MOS采样开关 | 第41-43页 |
3.3.2 采样非理想因素分析 | 第43-45页 |
3.3.3 自举开关采样电路 | 第45-46页 |
3.4 SARADC的DAC电容开关时序 | 第46-51页 |
3.4.1 传统电容结构开关时序 | 第47-48页 |
3.4.2 单调电容结构时序开关 | 第48-49页 |
3.4.3 终端电容复用开关时序 | 第49-50页 |
3.4.4 拆分电容终端复用开关时序 | 第50-51页 |
3.5 SARADC比较器 | 第51-55页 |
3.5.1 基本动态锁存比较器 | 第51-52页 |
3.5.2 双尾电流管型动态锁存比较器 | 第52-53页 |
3.5.3 双路径动态锁存比较器 | 第53-55页 |
3.6 本章小结 | 第55-57页 |
第四章 无源噪声整形SARADC | 第57-75页 |
4.1 无源噪声整形SARADC系统方案 | 第57-61页 |
4.2 自举开关 | 第61-63页 |
4.3 DAC电容阵列 | 第63-66页 |
4.3.1 拆分电容终端复用结构时序 | 第63-64页 |
4.3.2 单位电容选取 | 第64-65页 |
4.3.3 整体电路仿真 | 第65-66页 |
4.4 比较器的改良设计 | 第66-69页 |
4.4.1 回踢改良比较器的增益级 | 第66-68页 |
4.4.2 比较器整体结构 | 第68-69页 |
4.5 SAR控制逻辑和时钟控制信号 | 第69-72页 |
4.5.1 SAR控制逻辑电路 | 第70-71页 |
4.5.2 时钟信号倍压驱动电路 | 第71-72页 |
4.6 仿真结果 | 第72-74页 |
4.7 本章小结 | 第74-75页 |
第五章 总结和展望 | 第75-77页 |
参考文献 | 第77-81页 |
致谢 | 第81-83页 |
作者简介 | 第83-84页 |