首页--工业技术论文--无线电电子学、电信技术论文--微电子学、集成电路(IC)论文--大规模集成电路、超大规模集成电路论文

嵌入式可重构媒体处理SoC的集成开发环境研究及应用

摘要第1-5页
Abstract第5-6页
目录第6-9页
1. 绪论第9-15页
   ·背景及意义第9-10页
   ·国内外研究发展状况第10-11页
   ·研究内容第11-14页
     ·课题内容介绍第12-13页
     ·课题中提出的创新点第13-14页
   ·本文内容及组织第14-15页
2. 可重构多核媒体处理SoC芯片第15-30页
   ·可重构计算概述第16-18页
   ·可重构计算单元阵列的设计第18-20页
   ·可重构多核媒体处理芯片结构第20-21页
   ·媒体处理算法共性技术第21-23页
   ·任务编译器第23-24页
   ·可重构多核SoC的集成开发环境第24-29页
     ·集成开发环境的功能第25-27页
     ·集成开发环境的RMS-IDE操作流程第27-28页
     ·集成开发环境的实现方案第28-29页
   ·本章小结第29-30页
3. 可重构多核SoC模拟器第30-50页
   ·软件模拟调试第30-31页
   ·软件模拟技术第31-33页
   ·传统的软件模拟器第33-36页
     ·LSE软件模拟器第34-35页
     ·SIMICS软件模拟器第35-36页
   ·面向可重构多核SoC的软件模拟器第36-41页
     ·基于插件的模拟器结构第36-37页
     ·插件机制第37-38页
     ·设备驱动模型第38-40页
     ·设备通信模型第40-41页
   ·软件模拟器的实现第41-49页
     ·主框架模块的实现第41-45页
     ·设备中间接口的定义第45-48页
     ·外围模块的实现第48页
     ·软件模拟器的测试第48-49页
   ·本章小结第49-50页
4. 可重构多核SoC调试器第50-82页
   ·传统的SoC远程调试方案第50-53页
     ·基于软件插桩的远程调试系统第50-51页
     ·基于在线仿真的远程调试系统第51页
     ·基于JTAG的远程调试系统第51-53页
   ·多计算核心SoC架构的调试方案的挑战第53-54页
     ·单JTAG调试接口造成的局限性第53页
     ·多计算核心的协同调试第53-54页
   ·主动式断点触发的远程调试方案第54-63页
     ·主-从式调试结构第55-56页
     ·多核调试方案的通信结构第56-57页
     ·多核调试方案的调试流程第57-59页
     ·多计算核心调试软硬件结构第59-63页
   ·RCA硬件调试模块的实现第63-72页
     ·RDM的断点类型第64页
     ·调试寄存器(Debug Registers)第64-68页
     ·调试探测模块(Debug Detect Module)第68-71页
     ·调试控制器(Debug Controller)第71-72页
   ·RCA调试器客户端的实现第72-81页
     ·RDC客户端软件流程第73-75页
     ·UVSOCK底层调用接口第75-77页
     ·RDC内部调用功能函数接口第77-79页
     ·RDC界面操作函数第79-80页
     ·RDC软件界面第80-81页
   ·本章小结第81-82页
5. 总结与展望第82-83页
参考文献第83-86页
致谢第86-87页
作者简历第87页

论文共87页,点击 下载论文
上一篇:GaAs PHEMT单刀九掷射频开关芯片的设计
下一篇:精密电流采样模式LED驱动电路设计与研究