基于PLB总线的用户IP核接口技术研究
摘要 | 第1-6页 |
ABSTRACT | 第6-7页 |
致谢 | 第7-11页 |
第一章 绪论 | 第11-14页 |
·可编程器件的发展概况 | 第11页 |
·SoPC技术 | 第11-12页 |
·片上系统总线及其接口的研究现状 | 第12-13页 |
·主要工作及论文结构 | 第13-14页 |
·主要工作 | 第13页 |
·本文结构安排 | 第13-14页 |
第二章 主要片上总线平台分析 | 第14-23页 |
·引言 | 第14页 |
·AMBA 总线 | 第14-17页 |
·AHB | 第14-15页 |
·ASB | 第15-16页 |
·APB | 第16-17页 |
·Wishbone 总线 | 第17-18页 |
·Avalon总线 | 第18-20页 |
·OCP 协议 | 第20-21页 |
·CoreConnect总线 | 第21-22页 |
·PLB | 第22页 |
·0PB | 第22页 |
·DCR | 第22页 |
·本章小结 | 第22-23页 |
第三章 PLB 总线的IP 核挂载方式 | 第23-33页 |
·引言 | 第23页 |
·利用IPIF 挂接用户IP | 第23-31页 |
·IPIF 的结构及参数分析 | 第23-30页 |
·IPIF 加载IP 的步骤 | 第30-31页 |
·直接驱动PLB 总线的方法挂接IP | 第31-32页 |
·本章小结 | 第32-33页 |
第四章 PLB 总线接口读写模块的设计与实现 | 第33-45页 |
·引言 | 第33页 |
·PLB 总线的传输协议概述 | 第33页 |
·PLB 总线信号 | 第33-39页 |
·PLB 系统信号 | 第34页 |
·PLB 仲裁信号 | 第34-35页 |
·PLB 写数据总线信号 | 第35页 |
·PLB 读数据总线信号 | 第35-36页 |
·PLB 总线读写时序流程 | 第36-39页 |
·PLB 总线接口读写模块的实现 | 第39-44页 |
·设计目标 | 第39页 |
·实现思路 | 第39页 |
·结构设计与模块划分 | 第39-40页 |
·端口信号定义与说明 | 第40-41页 |
·PLB 总线接口的状态机 | 第41-44页 |
·本章小结 | 第44-45页 |
第五章 PLB 总线接口平台的构建与验证 | 第45-54页 |
·总线接口平台软件工具介绍 | 第45-47页 |
·集成开发环境ISE | 第45页 |
·嵌入式开发平台EDK | 第45-46页 |
·仿真软件Modelsim | 第46-47页 |
·验证策略 | 第47页 |
·BFM 介绍 | 第47-48页 |
·BFM 验证平台的建立 | 第48-50页 |
·验证结果 | 第50-53页 |
·写时序验证 | 第50-51页 |
·读时序验证 | 第51-53页 |
·本章小结 | 第53-54页 |
第六章 总结与展望 | 第54-55页 |
·论文工作总结 | 第54页 |
·进一步研究工作 | 第54-55页 |
参考文献 | 第55-58页 |
攻读硕士期间发表论文 | 第58-59页 |