摘要 | 第5-6页 |
ABSTRACT | 第6-7页 |
符号对照表 | 第11-12页 |
缩略语对照表 | 第12-16页 |
第一章 绪论 | 第16-20页 |
1.1 论文研究背景和意义 | 第16-17页 |
1.2 电子侦察卫星的发展 | 第17-18页 |
1.3 本文研究内容和章节安排 | 第18-20页 |
第二章 星载侦察处理系统设计 | 第20-36页 |
2.1 星载侦察处理架构 | 第20-22页 |
2.1.1 无源侦察定位系统 | 第20-21页 |
2.1.2 接收机的组成原理 | 第21页 |
2.1.3 星载侦察处理平台的组成原理 | 第21-22页 |
2.2 数字信道化关键技术研究 | 第22-32页 |
2.2.1 子信道的划分 | 第22-23页 |
2.2.2 抽取 | 第23-24页 |
2.2.3 一种典型的数字信道化 | 第24-25页 |
2.2.4 多相滤波器 | 第25页 |
2.2.5 基于多相滤波器的高效数字信道化 | 第25-29页 |
2.2.6 数字信道化的MATLAB仿真及分析 | 第29-31页 |
2.2.7 数字信道化的问题及解决方法 | 第31-32页 |
2.3 自适应门限处理 | 第32-33页 |
2.4 雷达信号搜索策略 | 第33-34页 |
2.5 本章小结 | 第34-36页 |
第三章 星载侦察处理平台的硬件设计 | 第36-50页 |
3.1 星载侦察处理平台的硬件组成 | 第36-37页 |
3.2 ADC电路设计 | 第37-40页 |
3.2.1 ADC芯片选型 | 第37-38页 |
3.2.2 模拟信号输入 | 第38-39页 |
3.2.3 SPI串行接口 | 第39页 |
3.2.4 采样数据输出 | 第39-40页 |
3.2.5 ADC同步 | 第40页 |
3.3 FPGA的电路设计 | 第40-44页 |
3.3.1 FPGA芯片选型 | 第40-41页 |
3.3.2 I/O引脚配置 | 第41-43页 |
3.3.3 FPGA配置 | 第43-44页 |
3.4 DSP的电路设计 | 第44-46页 |
3.4.1 DSP芯片选型 | 第44-45页 |
3.4.2 DSP的EMIF接口 | 第45-46页 |
3.5 电源设计 | 第46-48页 |
3.6 硬件调试 | 第48-49页 |
3.7 本章小结 | 第49-50页 |
第四章 星载侦察处理平台的软件设计与实现 | 第50-64页 |
4.1 星载侦察处理平台的软件功能 | 第50-51页 |
4.2 测向、定位的软件指标 | 第51页 |
4.3 FPGA和DSP的软件分工 | 第51-52页 |
4.4 通信接口模块的软件设计与实现 | 第52-58页 |
4.4.1 EMIF总线模块 | 第52-55页 |
4.4.2 ADC接口模块 | 第55-57页 |
4.4.3 上位机控制模块 | 第57页 |
4.4.4 接收机控制模块 | 第57-58页 |
4.5 信号处理流程 | 第58-62页 |
4.5.1 PDW生成及传输流程 | 第60-61页 |
4.5.2 IQ基带处理流程 | 第61-62页 |
4.6 本章小结 | 第62-64页 |
第五章 基于FPGA的侦察信号处理 | 第64-82页 |
5.1 基于FPGA的侦察信号预处理流程 | 第64页 |
5.2 数字信道化 | 第64-70页 |
5.2.1 多相滤波器组 | 第65-67页 |
5.2.2 离散傅里叶变换 | 第67-69页 |
5.2.3 数字信道化的验证 | 第69-70页 |
5.3 雷达参数提取 | 第70-80页 |
5.3.1 多通道相位差?φ的测量 | 第71-72页 |
5.3.2 多通道相位差的校正 | 第72-73页 |
5.3.3 频率的f_(RF)测量 | 第73-76页 |
5.3.4 自适应门限thr的设置 | 第76-77页 |
5.3.5 到达时间TOA、脉宽PW及脉冲重复周期PRI的测量 | 第77-79页 |
5.3.6 脉幅PA的测量 | 第79-80页 |
5.4 本章小结 | 第80-82页 |
第六章 总结与展望 | 第82-84页 |
参考文献 | 第84-86页 |
致谢 | 第86-88页 |
作者简介 | 第88-89页 |