首页--工业技术论文--无线电电子学、电信技术论文--基本电子电路论文--数字电路论文

12位低噪声双极性DAC电路设计及物理实现

摘要第4-5页
Abstract第5页
第1章 引言第8-12页
    1.1 论文研究背景及意义第8页
    1.2 DAC国内外发展现状第8-9页
    1.3 模拟集成电路研究方法第9-10页
    1.4 论文的主要工作及结构第10-12页
        1.4.1 主要工作第10-11页
        1.4.2 论文结构第11-12页
第2章 DAC的基本原理与典型结构第12-24页
    2.1 DAC基本工作原理第12-13页
    2.2 DAC性能评价参数第13-17页
        2.2.1 理想传输特性曲线第13页
        2.2.2 分辨率和精度第13-14页
        2.2.3 微分非线性误差第14页
        2.2.4 积分非线性误差第14-15页
        2.2.5 失调和增益误差第15页
        2.2.6 建立时间第15-16页
        2.2.7 输出毛刺第16-17页
    2.3 DAC典型结构第17-23页
        2.3.1 电流导引型DAC第17-19页
        2.3.2 电荷分布型DAC第19-20页
        2.3.3 电阻分压型DAC第20-22页
        2.3.4 混合型DAC第22-23页
    2.4 本章小结第23-24页
第3章 12位低噪声双极性DAC电路设计第24-43页
    3.1 DAC系统结构和工作原理第24-25页
    3.2 DAC设计指标要求第25页
    3.3 自调整双极性参考源设计第25-36页
        3.3.1 参考源对称性设计第25-27页
        3.3.2 参考源低噪声考虑第27-31页
        3.3.3 参考源中运算放大器的设计第31-36页
    3.4 12位dual-ladder电阻分压型DAC设计第36-40页
        3.4.1 dual-ladder电阻分压型DAC原理第36-37页
        3.4.2 DAC非线性误差分析第37-38页
        3.4.3 电阻阵列低噪声考虑第38-39页
        3.4.4 DAC电路仿真第39-40页
    3.5 DAC输出缓冲器设计第40-42页
    3.6 本章小结第42-43页
第4章 12位双极性DAC物理实现第43-55页
    4.1 版图设计考虑因素第43-45页
    4.2 DAC总体布局考虑第45-46页
    4.3 DAC重要模块的版图实现第46-51页
        4.3.1 带隙基准第47-48页
        4.3.2 输出缓冲器第48-49页
        4.3.3 译码器第49-50页
        4.3.4 电阻分压阵列第50页
        4.3.5 静电保护第50-51页
    4.4 DAC整体版图第51-53页
    4.5 整体芯片后仿真第53-54页
    4.6 本章小结第54-55页
第5章 12位双极性DAC流片与测试第55-61页
    5.1 DAC概貌图第55-56页
    5.2 DAC测试第56-61页
        5.2.1 非线性误差测试第56-57页
        5.2.2 噪声测试第57-61页
第6章 总结与展望第61-62页
参考文献第62-65页
致谢第65-66页
个人简历第66-67页
在校期间发表的学术论文及研究成果第67页

论文共67页,点击 下载论文
上一篇:大功率LED及圆片级封装产品可靠性研究
下一篇:水滑石有序组装超薄膜及其电化学性能