摘要 | 第4-5页 |
Abstract | 第5页 |
第1章 引言 | 第8-12页 |
1.1 论文研究背景及意义 | 第8页 |
1.2 DAC国内外发展现状 | 第8-9页 |
1.3 模拟集成电路研究方法 | 第9-10页 |
1.4 论文的主要工作及结构 | 第10-12页 |
1.4.1 主要工作 | 第10-11页 |
1.4.2 论文结构 | 第11-12页 |
第2章 DAC的基本原理与典型结构 | 第12-24页 |
2.1 DAC基本工作原理 | 第12-13页 |
2.2 DAC性能评价参数 | 第13-17页 |
2.2.1 理想传输特性曲线 | 第13页 |
2.2.2 分辨率和精度 | 第13-14页 |
2.2.3 微分非线性误差 | 第14页 |
2.2.4 积分非线性误差 | 第14-15页 |
2.2.5 失调和增益误差 | 第15页 |
2.2.6 建立时间 | 第15-16页 |
2.2.7 输出毛刺 | 第16-17页 |
2.3 DAC典型结构 | 第17-23页 |
2.3.1 电流导引型DAC | 第17-19页 |
2.3.2 电荷分布型DAC | 第19-20页 |
2.3.3 电阻分压型DAC | 第20-22页 |
2.3.4 混合型DAC | 第22-23页 |
2.4 本章小结 | 第23-24页 |
第3章 12位低噪声双极性DAC电路设计 | 第24-43页 |
3.1 DAC系统结构和工作原理 | 第24-25页 |
3.2 DAC设计指标要求 | 第25页 |
3.3 自调整双极性参考源设计 | 第25-36页 |
3.3.1 参考源对称性设计 | 第25-27页 |
3.3.2 参考源低噪声考虑 | 第27-31页 |
3.3.3 参考源中运算放大器的设计 | 第31-36页 |
3.4 12位dual-ladder电阻分压型DAC设计 | 第36-40页 |
3.4.1 dual-ladder电阻分压型DAC原理 | 第36-37页 |
3.4.2 DAC非线性误差分析 | 第37-38页 |
3.4.3 电阻阵列低噪声考虑 | 第38-39页 |
3.4.4 DAC电路仿真 | 第39-40页 |
3.5 DAC输出缓冲器设计 | 第40-42页 |
3.6 本章小结 | 第42-43页 |
第4章 12位双极性DAC物理实现 | 第43-55页 |
4.1 版图设计考虑因素 | 第43-45页 |
4.2 DAC总体布局考虑 | 第45-46页 |
4.3 DAC重要模块的版图实现 | 第46-51页 |
4.3.1 带隙基准 | 第47-48页 |
4.3.2 输出缓冲器 | 第48-49页 |
4.3.3 译码器 | 第49-50页 |
4.3.4 电阻分压阵列 | 第50页 |
4.3.5 静电保护 | 第50-51页 |
4.4 DAC整体版图 | 第51-53页 |
4.5 整体芯片后仿真 | 第53-54页 |
4.6 本章小结 | 第54-55页 |
第5章 12位双极性DAC流片与测试 | 第55-61页 |
5.1 DAC概貌图 | 第55-56页 |
5.2 DAC测试 | 第56-61页 |
5.2.1 非线性误差测试 | 第56-57页 |
5.2.2 噪声测试 | 第57-61页 |
第6章 总结与展望 | 第61-62页 |
参考文献 | 第62-65页 |
致谢 | 第65-66页 |
个人简历 | 第66-67页 |
在校期间发表的学术论文及研究成果 | 第67页 |