基于NSC1003的CMOS图像处理技术研究
| 摘要 | 第3-4页 |
| Abstract | 第4页 |
| 1 绪论 | 第7-12页 |
| 1.1 CMOS图像传感器发展概述 | 第7-8页 |
| 1.2 国内CMOS图像传感器研究现状 | 第8-9页 |
| 1.3 CMOS与CCD的比较 | 第9页 |
| 1.4 本论文的研究背景 | 第9-10页 |
| 1.5 本论文的主要内容 | 第10-12页 |
| 2 系统总体设计及CMOS子板硬件电路设计 | 第12-28页 |
| 2.1 系统总体设计 | 第12-13页 |
| 2.2 系统主要器件选型 | 第13-22页 |
| 2.2.1 CMOS图像传感器芯片 | 第13-19页 |
| 2.2.2 FPGA芯片和SDRAM芯片 | 第19-21页 |
| 2.2.3 A/D和D/A转换芯片 | 第21-22页 |
| 2.3 CMOS子板硬件电路设计 | 第22-27页 |
| 2.3.1 NSC1003外围驱动电路设计 | 第23-24页 |
| 2.3.2 ADV9245配置电路设计 | 第24-25页 |
| 2.3.3 CMOS子板电源模块设计 | 第25-26页 |
| 2.3.4 系统硬件平台搭建 | 第26-27页 |
| 2.4 本章小结 | 第27-28页 |
| 3 CMOS图像处理系统逻辑设计 | 第28-40页 |
| 3.1 逻辑模块总体设计 | 第28页 |
| 3.2 时钟模块设计 | 第28-29页 |
| 3.3 NSC1003时序驱动模块设计 | 第29-33页 |
| 3.3.1 全局快门模式 | 第29-31页 |
| 3.3.2 卷帘快门模式 | 第31-32页 |
| 3.3.3 开窗功能 | 第32-33页 |
| 3.4 图像采集模块设计 | 第33页 |
| 3.5 图像存储模块设计 | 第33-38页 |
| 3.5.1 FIFO模块 | 第34-35页 |
| 3.5.2 片外SDRAM模块 | 第35-38页 |
| 3.6 CVBS接口控制模块设计 | 第38-39页 |
| 3.7 本章小结 | 第39-40页 |
| 4 图像预处理算法的研究与实现 | 第40-51页 |
| 4.1 灰度预处理方案设计 | 第40-41页 |
| 4.2 灰度拉伸 | 第41-46页 |
| 4.2.1 灰度拉伸概述 | 第41-42页 |
| 4.2.2 自适应灰度拉伸算法 | 第42-43页 |
| 4.2.3 基于FPGA的实现 | 第43-46页 |
| 4.3 中值滤波 | 第46-50页 |
| 4.3.1 中值滤波算法设计 | 第46-47页 |
| 4.3.2 基于FPGA的中值滤波算法实现 | 第47-50页 |
| 4.4 本章小结 | 第50-51页 |
| 5 总结与展望 | 第51-52页 |
| 5.1 本文的工作总结 | 第51页 |
| 5.2 本文有待改进之处 | 第51-52页 |
| 致谢 | 第52-53页 |
| 参考文献 | 第53-55页 |