首页--工业技术论文--自动化技术、计算机技术论文--计算技术、计算机技术论文--计算机的应用论文--信息处理(信息加工)论文--模式识别与装置论文

基于SOPC的图像处理模块电路设计

摘要第4-5页
Abstract第5页
第1章 绪论第11-19页
    1.1 课题背景与意义第11-12页
    1.2 JPEG2000标准及其研究现状第12-17页
        1.2.1 JPEG2000标准简介第12-13页
        1.2.2 JPEG2000编码算法流程第13-16页
        1.2.3 国内外研究现状第16-17页
    1.3 研究内容及章节安排第17-19页
第2章 系统总体方案设计第19-31页
    2.1 SOPC技术第19-20页
        2.1.1 SOPC技术简介第19-20页
        2.1.2 SOPC技术设计流程第20页
    2.2 Xilinx FPGA及其SOPC开发第20-24页
        2.2.1 Xilinx Zynq-7000平台简介第21-22页
        2.2.2 Xilinx FPGA开发工具简介第22页
        2.2.3 Xilinx ZC702开发板简介第22-23页
        2.2.4 Xilinx SOPC开发流程第23-24页
    2.3 系统总体架构设计第24-30页
        2.3.1 JPEG2000编码系统硬件设计第24-26页
        2.3.2 JPEG2000编码器IP核设计第26-29页
        2.3.3 JPEG2000编码系统软件执行流程第29-30页
    2.4 本章小结第30-31页
第3章 JPEG2000 Tier-1编码算法研究第31-41页
    3.1 JPEG2000位平面编码算法研究第31-34页
        3.1.1 位平面编码算法基本原理第31-33页
        3.1.2 位平面编码算法流程第33-34页
    3.2 JPEG2000算术编码算法研究第34-38页
        3.2.1 算术编码算法基本原理第34-35页
        3.2.2 算术编码算法流程第35-38页
    3.3 算术编码算法的优化第38-39页
    3.4 本章小结第39-41页
第4章 非感兴趣区域Tier-1编码提前截断电路设计第41-63页
    4.1 JPEG2000感兴趣区域编码算法研究第41-44页
        4.1.1 ROI掩膜的生成第41-42页
        4.1.2 ROI掩膜与子带系数的关系第42-43页
        4.1.3 JPEG2000标准中的两种ROI编码算法第43-44页
    4.2 改进的ROI编码算法第44-46页
        4.2.1 ROI编码算法研究现状第44-45页
        4.2.2 ROI编码BPTM算法简介第45-46页
    4.3 非感兴趣区域Tier-1编码提前截断电路的设计与实现第46-54页
        4.3.1 非感兴趣区域Tier-1编码提前截断算法流程第46-48页
        4.3.2 非感兴趣区域Tier-1编码提前截断电路结构第48-49页
        4.3.3 截断系数生成模块电路结构第49-50页
        4.3.4 ROI区域边界采集模块电路结构第50-52页
        4.3.5 非ROI区域码块的识别第52-54页
    4.4 非感兴趣区域Tier-1编码提前截断电路的优化第54-56页
    4.5 实验结果第56-62页
        4.5.1 非感兴趣区域Tier-1编码提前截断电路的功能仿真第56-58页
        4.5.2 非感兴趣区域Tier-1编码提前截断电路生成图像质量与效率测试第58-61页
        4.5.3 非感兴趣区域Tier-1编码提前截断电路的FPGA综合验证第61-62页
    4.6 本章小结第62-63页
第5章 JPEG2000码流组织电路设计第63-77页
    5.1 JPEG2000码流语法第63-66页
        5.1.1 JPEG2000码流结构第63-64页
        5.1.2 JPEG2000码流输出流程第64-66页
    5.2 JPEG2000码流组织电路的设计与实现第66-70页
        5.2.1 码流组织电路结构第66-69页
        5.2.2 码块长度计算模块电路结构第69页
        5.2.3 头数据组织模块电路结构第69-70页
        5.2.4 码流数据组织模块第70页
    5.3 包含码流组织电路的JPEG2000编码器IP核的设计第70-72页
    5.4 实验结果第72-75页
        5.4.1 JPEG2000码流组织电路的功能仿真第73-74页
        5.4.2 JPEG2000码流组织电路的FPGA综合验证第74-75页
    5.5 本章小结第75-77页
第6章 总结与展望第77-79页
    6.1 全文总结第77-78页
    6.2 后续工作及前景展望第78-79页
致谢第79-81页
参考文献第81-83页

论文共83页,点击 下载论文
上一篇:以用户为中心的个人出入境体检公共服务设计研究
下一篇:集体土地征收中公共利益的界定