| 摘要 | 第1-6页 |
| Abstract | 第6-7页 |
| 目录 | 第7-10页 |
| 第一章 绪论 | 第10-13页 |
| ·研究背景 | 第10页 |
| ·Doherty 技术研究进展 | 第10-11页 |
| ·论文内容及结构安排 | 第11-13页 |
| 第二章 射频高效率 Doherty 功率放大器理论分析 | 第13-31页 |
| ·引言 | 第13页 |
| ·经典 Doherty 分析 | 第13-15页 |
| ·Doherty 技术及公式推导 | 第15-21页 |
| ·有源负载牵引技术 | 第15-17页 |
| ·负载阻抗技术 | 第17-21页 |
| ·改进 Doherty 分析 | 第21-23页 |
| ·不同的功率输入分配 | 第21-22页 |
| ·不同的阻抗匹配 | 第22页 |
| ·多路 Doherty | 第22页 |
| ·饱和 Doherty | 第22-23页 |
| ·其它效率提升技术 | 第23-25页 |
| ·包络消除与恢复技术(EER) | 第23页 |
| ·包络跟踪技术(Envelop tracking) | 第23-24页 |
| ·LINC 技术 | 第24-25页 |
| ·射频功率放大器技术指标 | 第25-29页 |
| ·输出功率及 1dB 压缩点 | 第25-26页 |
| ·效率 | 第26页 |
| ·增益平坦度 | 第26-27页 |
| ·交调失真 | 第27-28页 |
| ·截止点 | 第28-29页 |
| ·邻道功率泄露比 | 第29页 |
| ·本章小结 | 第29-31页 |
| 第三章 射频高效率 Doherty 需求分析 | 第31-38页 |
| ·引言 | 第31-32页 |
| ·接口设计 | 第32页 |
| ·链路预算 | 第32-33页 |
| ·器件选择 | 第33-37页 |
| ·功放管 | 第33-35页 |
| ·功分器 | 第35页 |
| ·隔离器 | 第35-36页 |
| ·负压芯片 | 第36-37页 |
| ·介质基片 | 第37页 |
| ·其它器件选择 | 第37页 |
| ·本章小结 | 第37-38页 |
| 第四章 射频高效率 Doherty 功率放大器设计 | 第38-58页 |
| ·引言 | 第38-39页 |
| ·设计要点 | 第39-45页 |
| ·直流仿真 | 第39-40页 |
| ·偏置电路 | 第40页 |
| ·稳定性分析 | 第40-41页 |
| ·动态牵引设计 | 第41-43页 |
| ·匹配电路设计 | 第43页 |
| ·补偿微带线(offsetline)设计 | 第43-45页 |
| ·驱动功放设计 | 第45-47页 |
| ·直流仿真 | 第45页 |
| ·稳定性分析 | 第45-46页 |
| ·驱动功放动态牵引设计 | 第46页 |
| ·谐波仿真 | 第46-47页 |
| ·Doherty 功放设计 | 第47-57页 |
| ·主功放 50 欧姆负载设计 | 第47-48页 |
| ·主功放 50 欧姆与 100 欧姆负载牵引分析 | 第48-50页 |
| ·辅助功放 50 欧姆负载设计 | 第50-51页 |
| ·补偿微带线 | 第51-53页 |
| ·Doherty 整体仿真 | 第53-55页 |
| ·印制电路板设计 | 第55-57页 |
| ·小结 | 第57-58页 |
| 第五章 3.4~3.6GHz 高效率功放实现 | 第58-66页 |
| ·引言 | 第58页 |
| ·调试平台 | 第58-59页 |
| ·调试规范 | 第59页 |
| ·调试仪器规范 | 第59页 |
| ·操作规范 | 第59页 |
| ·调试步骤 | 第59-62页 |
| ·控制电路调试 | 第60页 |
| ·驱动功放调试 | 第60页 |
| ·隔离器与耦合器调试 | 第60-61页 |
| ·Doherty 功放调试 | 第61-62页 |
| ·测试结果分析 | 第62-65页 |
| ·小结 | 第65-66页 |
| 第六章 结束语 | 第66-67页 |
| ·本文总结 | 第66-67页 |
| 致谢 | 第67-68页 |
| 参考文献 | 第68-70页 |
| 个人简历 | 第70-71页 |
| 攻读硕士学位期间的研究成果 | 第71-72页 |