多核DSP图像处理系统的硬件设计
致谢 | 第1-5页 |
摘要 | 第5-6页 |
ABSTRACT | 第6-10页 |
1 绪论 | 第10-17页 |
·课题背景及研究意义 | 第10-12页 |
·国内外发展现状 | 第12-14页 |
·多核 DSP 技术发展概况 | 第12页 |
·实时图像处理平台发展概况 | 第12-14页 |
·论文的主要工作及章节安排 | 第14-17页 |
2 多核 DSP 图像处理系统设计方案 | 第17-32页 |
·引言 | 第17-18页 |
·图像处理系统的需求分析 | 第18-21页 |
·CPCI 标准下图像处理系统的性能局限 | 第18-19页 |
·新技术突破性能局限 | 第19-20页 |
·新系统的应用需求 | 第20-21页 |
·系统设计方案 | 第21-26页 |
·系统结构 | 第21-22页 |
·DSP+FPGA 结构的优势 | 第22-23页 |
·系统内高速传输接口的连接 | 第23-24页 |
·图像源输入的拓展 | 第24-26页 |
·VPX 总线标准 | 第26-31页 |
·VPX 总线的发展历程 | 第26-27页 |
·VPX 总线的主要内容 | 第27-30页 |
·VPX 标准的优势 | 第30页 |
·VPX 标准的应用与前景 | 第30-31页 |
·本章小结 | 第31-32页 |
3 VPX 标准下高速图像处理板的硬件设计 | 第32-57页 |
·引言 | 第32页 |
·器件选型 | 第32-42页 |
·多核 DSP 选型 | 第32-36页 |
·FPGA 选型 | 第36-39页 |
·其它外围电路选型 | 第39-42页 |
·高速 PCB 设计 | 第42-51页 |
·高速电路设计要求 | 第42-45页 |
·PCB 设计工具简介 | 第45-46页 |
·系统 PCB 设计 | 第46-51页 |
·处理板卡调试 | 第51-55页 |
·电源检测 | 第51-52页 |
·时钟配置 | 第52-53页 |
·DSP 上电时序控制 | 第53-55页 |
·DSP 启动与接口程序验证 | 第55页 |
·本章小结 | 第55-57页 |
4 系统内数据流设计 | 第57-78页 |
·引言 | 第57页 |
·系统内数据流传输结构 | 第57-59页 |
·光纤串行图像的发送与接收 | 第59-64页 |
·GTX 收发器 | 第59-62页 |
·自定义的光纤传输协议 | 第62-63页 |
·FPGA 逻辑设计 | 第63-64页 |
·Chipscope 采样结果与分析 | 第64页 |
·DSP 与 FPGA 互连 | 第64-73页 |
·串行 RapidIO 协议简介 | 第65-68页 |
·软件程序设计 | 第68-70页 |
·图像传输机制 | 第70-71页 |
·Chipscope 采样结果与分析 | 第71-73页 |
·数据缓存逻辑设计 | 第73-76页 |
·MPMC 控制器 | 第73-75页 |
·数据缓存逻辑设计 | 第75-76页 |
·Chipscope 采样结果 | 第76页 |
·本章小结 | 第76-78页 |
5 结束语 | 第78-81页 |
·论文工作总结 | 第78-79页 |
·论文创新点 | 第79页 |
·下一步工作展望 | 第79-81页 |
参考文献 | 第81-83页 |
作者简介及在学期间发表的学术论文与研究成果 | 第83页 |