| 摘要 | 第1-5页 |
| ABSTRACT | 第5-12页 |
| 引言 | 第12-15页 |
| ·研究背景和意义 | 第12-13页 |
| ·国内外研究发展现状 | 第13页 |
| ·论文的主要内容和设计目标 | 第13-14页 |
| ·论文的组织结构 | 第14-15页 |
| 第1章 电子级熔丝基础知识及工作原理 | 第15-24页 |
| ·电可编程熔丝工作原理 | 第15-20页 |
| ·电可编程熔丝基本原理和电学特性 | 第15-16页 |
| ·电可编程熔丝材料及基本外形结构 | 第16-19页 |
| ·电可编程熔丝编译单元 | 第19-20页 |
| ·本论文中编译单元的设计 | 第20-23页 |
| ·本论文中的多晶硅熔丝结构 | 第20-21页 |
| ·本论文中的编译单元的设计 | 第21-23页 |
| ·本章小结 | 第23-24页 |
| 第2章 熔丝编程电路 Verilog HDL 的建模与仿真 | 第24-29页 |
| ·熔丝编程电路的 Verilog HDL 建模 | 第24-26页 |
| ·Verilog HDL 简介 | 第24-25页 |
| ·ModelSim 软件简介 | 第25页 |
| ·系统实际应用以及系统参数 | 第25页 |
| ·用 Verilog HDL 对熔丝编程电路整体建模 | 第25-26页 |
| ·熔丝编程电路各个模块 Verilog HDL 代码 | 第26页 |
| ·熔丝编程电路 Verilog HDL 模型功能仿真 | 第26-28页 |
| ·本章小结 | 第28-29页 |
| 第3章 具有隔离功能的熔丝编程电路的设计与仿真 | 第29-57页 |
| ·熔丝编程电路的整体设计 | 第29-30页 |
| ·译码模块的设计 | 第30-44页 |
| ·译码模块的实现方案 | 第30-31页 |
| ·译码模块的整体电路设计 | 第31-33页 |
| ·D 触发器的设计以及仿真结果 | 第33-36页 |
| ·移位寄存器的设计以及仿真结果 | 第36-39页 |
| ·3-8 译码器的设计以及仿真结果 | 第39-42页 |
| ·附加控制电路的设计以及仿真结果 | 第42-44页 |
| ·隔离控制模块的设计 | 第44-49页 |
| ·隔离控制模块的实现方案 | 第44-45页 |
| ·隔离控制模块的设计 | 第45-47页 |
| ·隔离控制模块仿真结果 | 第47-49页 |
| ·编译模块及输出模块设计 | 第49-52页 |
| ·编译模块以及输出模块的实现方案 | 第49页 |
| ·编译模块及输出模块的设计 | 第49-51页 |
| ·编译模块以及输出模块仿真结果 | 第51-52页 |
| ·偏置模块设计 | 第52-56页 |
| ·上电复位电路的设计 | 第53-54页 |
| ·带有启动元件的偏置电路的设计 | 第54-55页 |
| ·偏置电路的仿真结果 | 第55-56页 |
| ·本章小结 | 第56-57页 |
| 第4章 版图设计 | 第57-61页 |
| ·设计工具简介 | 第57-58页 |
| ·版图设计注意事项 | 第58页 |
| ·版图设计中多晶硅熔丝版图的实现 | 第58-59页 |
| ·整体电路版图的设计 | 第59-60页 |
| ·本章小结 | 第60-61页 |
| 第5章 总结与展望 | 第61-62页 |
| 参考文献 | 第62-64页 |
| 致谢 | 第64-65页 |
| 附录 A | 第65-72页 |