摘要 | 第1-6页 |
Abstract | 第6-10页 |
第一章绪论 | 第10-15页 |
·研究背景 | 第10-11页 |
·国内外发展状况 | 第11-14页 |
·频率倍增方面 | 第11-12页 |
·频率合成方面 | 第12页 |
·歪斜减小方面 | 第12-13页 |
·抖动减小方面 | 第13-14页 |
·论文主要工作 | 第14-15页 |
第二章锁相环基本理论 | 第15-30页 |
·锁相环基本原理 | 第15-19页 |
·几种不同的锁相环 | 第19-27页 |
·片上LC 压控振荡器型锁相环 | 第19-21页 |
·环形振荡器锁相环 | 第21-23页 |
·延时锁相环(DLL) | 第23页 |
·小数分频锁相环(Fractional-N PLL) | 第23-26页 |
·全数字锁相环 | 第26-27页 |
·锁相环性能指标 | 第27-29页 |
·频率范围 | 第27页 |
·相位噪声与抖动 | 第27-28页 |
·杂散(Spurs) | 第28页 |
·锁定时间 | 第28-29页 |
·功耗 | 第29页 |
·本章小结 | 第29-30页 |
第三章电路设计与仿真 | 第30-49页 |
·电路构架及Z 域分析 | 第30-35页 |
·鉴频鉴相器及电荷泵模型 | 第31-32页 |
·环路滤波器及其模型 | 第32-34页 |
·压控振荡器及其数学模型 | 第34-35页 |
·模块划分与设计 | 第35-45页 |
·鉴频鉴相器及电荷泵设计 | 第35-36页 |
·环路滤波器设计 | 第36-37页 |
·压控振荡器设计 | 第37-43页 |
·锁定模块设计 | 第43-44页 |
·基准电路设计 | 第44-45页 |
·总体电路仿真与结果分析 | 第45-48页 |
·本章小结 | 第48-49页 |
第四章版图设计 | 第49-57页 |
·整体版图规划 | 第49-50页 |
·模块版图设计 | 第50-54页 |
·鉴频鉴相器版图设计 | 第50页 |
·电荷泵版图设计 | 第50-51页 |
·压控振荡器电路设计 | 第51-52页 |
·其他模块版图设计 | 第52-54页 |
·整体版图设计 | 第54-56页 |
·本章小结 | 第56-57页 |
第五章结论 | 第57-58页 |
参考文献 | 第58-60页 |
在学研究成果 | 第60-61页 |
致谢 | 第61页 |