高速实时大容量数据采集系统的设计与实现
摘要 | 第1-6页 |
ABSTRACT | 第6-9页 |
第一章 绪论 | 第9-14页 |
·课题的背景及意义 | 第9-10页 |
·国内外高速数据采集系统研究现状 | 第10-11页 |
·论文研究的主要内容 | 第11-14页 |
·系统的性能指标 | 第11-12页 |
·系统设计难点 | 第12页 |
·系统设计方案 | 第12页 |
·本文的主要研究工作 | 第12-14页 |
第二章 系统的硬件结构 | 第14-32页 |
·系统硬件结构总体框图 | 第14页 |
·A/D 转换器 | 第14-18页 |
·DPRAM 存储器 | 第18-19页 |
·SDRAM 结构 | 第19-27页 |
·SDRAM 原理 | 第19-21页 |
·SDRAM 的功能块框图 | 第21页 |
·SDRAM 初始化 | 第21-22页 |
·SDRAM 存储 | 第22-26页 |
·SDRAM 相关命令 | 第26-27页 |
·FPGA 器件的选型与配置 | 第27-30页 |
·可编程逻辑器件的发展史 | 第27-28页 |
·Virtex-4 FPGA 芯片 | 第28-30页 |
·FPGA 配置电路 | 第30页 |
·本章小结 | 第30-32页 |
第三章 基于XILINX FPGA 的逻辑设计 | 第32-63页 |
·基于XILINX ISE 的FPGA 开发 | 第32-36页 |
·FPGA 技术及开发流程 | 第32-34页 |
·硬件描述语言VHDL | 第34-36页 |
·带通采样定理及采样频率的计算 | 第36-37页 |
·本系统功能描述 | 第37-38页 |
·各模块的逻辑实现 | 第38-59页 |
·全局时钟设计 | 第38-43页 |
·数据缓冲模块(DPRAM) | 第43-45页 |
·读写地址计数器模块 | 第45-46页 |
·数据选择器模块 | 第46-48页 |
·SDRAM 的控制器模块 | 第48-59页 |
·测试方法和结果 | 第59-62页 |
·测试方法 | 第59页 |
·测试结果 | 第59-62页 |
·本章小结 | 第62-63页 |
第四章 总结与展望 | 第63-65页 |
·全文总结 | 第63-64页 |
·高速数据采集系统的展望 | 第64-65页 |
参考文献 | 第65-67页 |
发表论文和科研情况说明 | 第67-68页 |
致谢 | 第68-69页 |