| 摘要 | 第1-10页 |
| Abstract | 第10-11页 |
| 第一章 绪论 | 第11-15页 |
| ·课题的背景 | 第11页 |
| ·课题的研究现状 | 第11-13页 |
| ·本文研究的主要内容、目的及意义 | 第13页 |
| ·论文的组织结构 | 第13-15页 |
| 第二章 UTOPIA 部件协议、接口层特性及接口分析 | 第15-24页 |
| ·UTOPIA 部件协议 | 第15-18页 |
| ·ATM 协议简介 | 第15页 |
| ·ATM 信元头简介 | 第15-18页 |
| ·UTOPIA 部件物理层特性 | 第18-20页 |
| ·PMD 层的功能 | 第18-19页 |
| ·TC 层的功能 | 第19-20页 |
| ·UTOPIA 部件ATM 层特性 | 第20-21页 |
| ·UTOPIA 部件分析 | 第21-23页 |
| ·UTOPIA 的接口形式 | 第21-22页 |
| ·UTOPIA 部件的参考模式及配置 | 第22-23页 |
| ·本章小结 | 第23-24页 |
| 第三章 UTOPIA 部件的总体结构 | 第24-32页 |
| ·高性能DSP X 的总体框架 | 第24-25页 |
| ·UTOPIA 部件总体结构 | 第25-27页 |
| ·UTOPIA 部件内部模块设计 | 第27-29页 |
| ·UTOPIA 部件与内部模块接口信号约定 | 第29-31页 |
| ·本章小结 | 第31-32页 |
| 第四章 UTOPIA 部件时序分析 | 第32-38页 |
| ·UTOPIA 中的操作与时序 | 第32-34页 |
| ·发送接口 | 第32-33页 |
| ·接收接口 | 第33-34页 |
| ·内部EDMA、CPU 读写UTOPIA 部件时序分析 | 第34-37页 |
| ·EDMA 读UTOPIA 部件时序分析 | 第34-35页 |
| ·EDMA 写UTOPIA 部件时序分析 | 第35-36页 |
| ·CPU 读UTOPIA 部件时序分析 | 第36-37页 |
| ·CPU 写UTOPIA 部件时序分析 | 第37页 |
| ·本章小结 | 第37-38页 |
| 第五章 UTOPIA 部件主要模块的具体设计和实现 | 第38-68页 |
| ·EDMA、CPU 的读写请求模块 | 第38-46页 |
| ·EDMA 读写请求模块的设计 | 第39-43页 |
| ·CPU 读写请求模块的设计 | 第43-46页 |
| ·UTOPIA 部件与外主控制控设备接口模块设计 | 第46-52页 |
| ·ATM 层设备读请求缓冲器 | 第46-50页 |
| ·ATM 层设备写请求缓冲器 | 第50-52页 |
| ·数据FIFO 模块的设计 | 第52-57页 |
| ·跨时钟的异步指针比较 | 第57-62页 |
| ·亚稳态问题 | 第57-58页 |
| ·同步器 | 第58-62页 |
| ·接口内部控制模块的设计 | 第62-64页 |
| ·异常处理模块的设计 | 第64-67页 |
| ·本章小结 | 第67-68页 |
| 第六章 UTOPIA 部件的验证及综合优化 | 第68-80页 |
| ·模拟验证 | 第68-71页 |
| ·验证常用方法方法及验证策略 | 第68-71页 |
| ·模拟验证与测试码的开发 | 第71-76页 |
| ·UTOPIA 部件测试平台的建立 | 第71-72页 |
| ·UTOPIA 部件基本测试 | 第72-73页 |
| ·EDMA、CPU 向外部ATM 主控器发送数据的测试 | 第73-74页 |
| ·外部ATM 主控器向EDMA、CPU 发送数据的测试 | 第74页 |
| ·验证结果分析 | 第74-76页 |
| ·UTOPIA 部件的综合 | 第76-79页 |
| ·综合的方法及综合策略 | 第76-77页 |
| ·综合的过程及结果 | 第77-79页 |
| ·本章小结 | 第79-80页 |
| 第七章 总结及工作展望 | 第80-82页 |
| 致谢 | 第82-83页 |
| 参考文献 | 第83-86页 |
| 作者在学期间取得的学术成果 | 第86页 |