一种低功耗逐次逼近模数转换器的设计与仿真
摘要 | 第5-6页 |
Abstract | 第6页 |
第1章 绪论 | 第9-16页 |
1.1 课题背景及研究意义 | 第9-10页 |
1.2 SARADC的研究现状及趋势 | 第10-15页 |
1.3 论文的主要研究内容 | 第15-16页 |
第2章 模数转换器(ADC)的原理与结构分析 | 第16-27页 |
2.1 ADC的基本工作原理及特性 | 第16-21页 |
2.1.1 ADC的基本原理 | 第16页 |
2.1.2 ADC的静态特性 | 第16-19页 |
2.1.3 ADC的动态特性 | 第19-21页 |
2.2 常见ADC结构及特点 | 第21-26页 |
2.2.1 快闪型(Flash)型ADC | 第21-22页 |
2.2.2 流水线(Pipeline)型ADC | 第22-23页 |
2.2.3 逐次逼近(SAR)型ADC | 第23-24页 |
2.2.4 过采样(Σ-Δ)型ADC | 第24-25页 |
2.2.5 几种常见ADC结构的性能比较 | 第25-26页 |
2.3 本章小结 | 第26-27页 |
第3章 SARADC的电路设计与仿真 | 第27-53页 |
3.1 SARADC的整体结构 | 第27-28页 |
3.2 数模转换器(DAC)的设计与仿真 | 第28-39页 |
3.2.1 DAC电路结构选择 | 第28-35页 |
3.2.2 DAC电路设计 | 第35-38页 |
3.2.3 DAC仿真 | 第38-39页 |
3.3 比较器的设计与仿真 | 第39-48页 |
3.3.1 比较器的静态特性 | 第39-41页 |
3.3.2 比较器的动态特性 | 第41-42页 |
3.3.3 失调电压校准 | 第42-44页 |
3.3.4 比较器设计 | 第44-46页 |
3.3.5 比较器仿真 | 第46-48页 |
3.4 SARADC逻辑控制电路设计与仿真 | 第48-52页 |
3.4.1 逻辑控制电路设计 | 第48-51页 |
3.4.2 逻辑控制电路仿真 | 第51-52页 |
3.5 本章小结 | 第52-53页 |
第4章 系统仿真与结果分析 | 第53-61页 |
4.1 系统仿真 | 第53-56页 |
4.1.1 整体功能仿真 | 第53-55页 |
4.1.2 静态性能仿真 | 第55页 |
4.1.3 动态性能仿真 | 第55-56页 |
4.2 结果分析 | 第56-60页 |
4.2.1 电流与功耗 | 第56-57页 |
4.2.2 ADC总体性能 | 第57-60页 |
4.3 本章小结 | 第60-61页 |
结论 | 第61-62页 |
参考文献 | 第62-68页 |
攻读硕士学位期间所发表的学术论文 | 第68-69页 |
致谢 | 第69页 |