摘要 | 第5-6页 |
ABSTRACT | 第6-7页 |
符号对照表 | 第11-12页 |
缩略语对照表 | 第12-16页 |
第一章 绪论 | 第16-22页 |
1.1 研究背景与意义 | 第16-17页 |
1.2 OFDM技术的发展与应用 | 第17-20页 |
1.2.1 OFDM技术的起源与发展 | 第17-18页 |
1.2.2 OFDM技术的应用 | 第18-20页 |
1.3 论文结构安排 | 第20-22页 |
1.3.1 论文主要工作及章节安排 | 第20-21页 |
1.3.2 论文创新点 | 第21-22页 |
第二章 基于DVB-NGH的连续OFDM系统调制器的FPGA实现 | 第22-42页 |
2.1 DVB-NGH标准介绍 | 第22-28页 |
2.1.1 T2 Lite规范概述 | 第22-23页 |
2.1.2 DVB-NGH的基本规范及关键技术 | 第23-28页 |
2.2 调制器总体方案设计 | 第28-32页 |
2.2.1 系统时钟规划 | 第28-29页 |
2.2.2 调制器整体设计 | 第29-32页 |
2.3 比特交织编码调制的FPGA实现 | 第32-38页 |
2.3.1 比特交织模块 | 第32-34页 |
2.3.2 星座旋转映射模块 | 第34-35页 |
2.3.3 单元交织模块 | 第35-36页 |
2.3.4 时间交织模块 | 第36-38页 |
2.4 资源占用情况分析 | 第38-39页 |
2.5 模块仿真结果及分析 | 第39-40页 |
2.6 本章小结 | 第40-42页 |
第三章 基于智能三模突发OFDM系统调制器的FPGA实现 | 第42-62页 |
3.1 系统总体设计方案 | 第42-46页 |
3.1.1 智能三模自适应传输方案 | 第42-44页 |
3.1.2 发射机整体系统框架 | 第44-45页 |
3.1.3 自组网帧结构介绍 | 第45-46页 |
3.2 自组网调制器的FPGA实现 | 第46-58页 |
3.2.1 硬件整体设计 | 第46-48页 |
3.2.2 调制器时序规划 | 第48-50页 |
3.2.3 关键模块的设计 | 第50-58页 |
3.3 资源占用情况分析 | 第58-59页 |
3.4 下载测试验证 | 第59-60页 |
3.5 本章小结 | 第60-62页 |
第四章 基于FPGA的数据收发平台的设计与实现 | 第62-84页 |
4.1 数据收发平台概述 | 第62-63页 |
4.2 基于GTX收发器的高速传输方案的设计与实现 | 第63-73页 |
4.2.1 高速串行收发器介绍 | 第63-64页 |
4.2.2 8B/10B编码介绍 | 第64-65页 |
4.2.3 参考时钟的设计 | 第65-67页 |
4.2.4 GTX/GTH收发器的FPGA配置与实现 | 第67-71页 |
4.2.5 方案的测试与验证 | 第71-73页 |
4.3 基于AD9361的无线传输方案的设计与实现 | 第73-82页 |
4.3.1 AD-FMCOMMS3-EBZ套件介绍 | 第73页 |
4.3.2 AD9361的数字接口规范 | 第73-75页 |
4.3.3 基于AD9361射频收发前端的设计方案 | 第75-79页 |
4.3.4 方案的测试与验证 | 第79-82页 |
4.4 本章小结 | 第82-84页 |
第五章 结论与展望 | 第84-86页 |
参考文献 | 第86-90页 |
致谢 | 第90-92页 |
作者简介 | 第92-93页 |