首页--工业技术论文--无线电电子学、电信技术论文--基本电子电路论文--数字电路论文

流水线ADC谐波失真的数字后台校正算法研究

摘要第5-6页
ABSTRACT第6-7页
符号对照表第10-11页
缩略语对照表第11-14页
第一章 绪论第14-18页
    1.1 研究背景及意义第14-15页
    1.2 研究现状和发展趋势第15-17页
    1.3 论文的结构第17-18页
第二章 模数转换器(ADC)的基本理论与结构第18-32页
    2.1 模数转换器(ADC)简介第18页
    2.2 ADC的基本原理第18-23页
        2.2.1 采样定理第18-21页
        2.2.2 量化和编码第21-23页
    2.3 ADC的性能指标第23-26页
        2.3.1 ADC静态性能指标第23-25页
        2.3.2 ADC动态性能指标第25-26页
    2.4 模数转换器(ADC)的典型结构第26-30页
        2.4.1 FLASH结构的ADC第26-27页
        2.4.2 逐次逼近型ADC第27-28页
        2.4.3 Sigma-delta ADC第28-29页
        2.4.4 流水线ADC第29-30页
    2.5 本章小结第30-32页
第三章 流水线ADC的实现和误差分析第32-52页
    3.1 流水线ADC的基本原理第32-36页
        3.1.1 流水线ADC的结构第32-33页
        3.1.2 每级分辨率的选择第33-34页
        3.1.3 冗余位编码第34-36页
    3.2 本文设计的流水线ADC第36-43页
        3.2.1 子级流水线的模型第38-41页
        3.2.2 子ADC模型第41-42页
        3.2.3 子DAC模型第42-43页
    3.3 误差分析第43-49页
        3.3.1 噪声第43-44页
        3.3.2 比较器的失调电压第44-45页
        3.3.3 开关导通电阻第45页
        3.3.4 运放的有限增益效应第45-47页
        3.3.5 运放的有限带宽第47-48页
        3.3.6 电容失配第48-49页
    3.4 引入误差后的流水线ADC第49-51页
    3.5 本章小结第51-52页
第四章 数字后台校正技术第52-64页
    4.1 校正技术分类第52-53页
    4.2 数字后台校正技术简介第53-54页
    4.3 基于HDC技术的数字后台校正技术第54-61页
        4.3.1 HDC技术的简介第54-55页
        4.3.2 HDC技术的原理第55-60页
        4.3.3 校正矩阵第60-61页
    4.4 GEC校正技术第61-62页
    4.5 仿真结果第62-63页
    4.6 本章小结第63-64页
第五章 总结与展望第64-66页
    5.1 总结第64-65页
    5.2 展望第65-66页
参考文献第66-70页
致谢第70-72页
作者简介第72-73页

论文共73页,点击 下载论文
上一篇:高速低抖动CMOS时钟稳定电路设计研究
下一篇:三维集成60GHz片上天线设计