摘要 | 第3-4页 |
Abstract | 第4页 |
1 绪论 | 第7-13页 |
1.1 论文研究背景 | 第7-8页 |
1.2 国内外研究现状 | 第8-11页 |
1.3 本文的主要内容 | 第11-13页 |
2 中频半实物仿真系统实现方案及关键技术 | 第13-26页 |
2.1 子阵级数字阵列雷达系统框架 | 第13-14页 |
2.2 中频半实物仿真系统功能及技术指标 | 第14-15页 |
2.3 实现方案 | 第15-16页 |
2.4 关键技术 | 第16-26页 |
2.4.1 任意波形产生技术 | 第17-19页 |
2.4.2 子阵级回波信号实时模拟技术 | 第19-21页 |
2.4.3 高速多速率信号处理相关技术 | 第21-24页 |
2.4.4 随机信号产生技术 | 第24-26页 |
3 硬件电路设计 | 第26-43页 |
3.1 硬件设计方案及模拟器构成框架 | 第26-27页 |
3.2 原理图设计 | 第27-38页 |
3.2.1 电源设计 | 第27-28页 |
3.2.2 时钟设计 | 第28-30页 |
3.2.3 千兆网口设计 | 第30-31页 |
3.2.4 DAC3484电路设计 | 第31-33页 |
3.2.5 A/D采样电路设计 | 第33-35页 |
3.2.6 FPGA配置电路设计 | 第35-36页 |
3.2.7 FPGA I/O资源分配 | 第36-38页 |
3.3 电路PCB设计 | 第38-41页 |
3.4 电路调试 | 第41-43页 |
4 模拟器FPGA程序设计与调试 | 第43-77页 |
4.1 FPGA程序整体设计方案 | 第43-44页 |
4.2 主板Spartan3程序设计与调试 | 第44-47页 |
4.2.1 数字芯片SPI接口配置模块设计与调试 | 第44-45页 |
4.2.2 模拟频综、波控接口功能模块设计与调试 | 第45-47页 |
4.3 主板Kintex-7程序设计与调试 | 第47-70页 |
4.3.1 千兆网口模块设计与调试 | 第48-50页 |
4.3.2 Kintex-7与Spartan3通信模块设计与调试 | 第50-52页 |
4.3.3 CPU计算模块设计与调试 | 第52-55页 |
4.3.4 数字鉴频模块设计与调试 | 第55-58页 |
4.3.5 模式选择模块设计与调试 | 第58-59页 |
4.3.6 点频连续波产生模块设计与调试 | 第59-61页 |
4.3.7 基带目标回波产生模块设计与调试 | 第61-63页 |
4.3.8 CPI/PRI信号产生模块设计与调试 | 第63-64页 |
4.3.9 基带信号调制模块设计与调试 | 第64-65页 |
4.3.10 噪声产生模块设计与调试 | 第65-66页 |
4.3.11 干扰产生模块设计与调试 | 第66-67页 |
4.3.12 回波信号合成模块设计与调试 | 第67-69页 |
4.3.13 D/A接口模块设计与调试 | 第69-70页 |
4.4 从板FPGA程序设计与调试 | 第70-71页 |
4.4.1 从板接收模块设计与调试 | 第71页 |
4.5 程序优化 | 第71-72页 |
4.6 中频半实物仿真系统测试结果 | 第72-77页 |
4.6.1 点频连续波测试结果 | 第72-73页 |
4.6.2 HPRF-PD模式测试结果 | 第73-77页 |
5 中频半实物仿真系统的功能验证与系统联合测试 | 第77-81页 |
5.1 模拟器与被测系统互联框图和测试流程 | 第77-78页 |
5.2 与ADBF处理器联调结果 | 第78-79页 |
5.2.1 模拟器角度验证 | 第78页 |
5.2.2 ADBF处理器自适应单脉冲测试结果 | 第78-79页 |
5.3 与信号处理器联调结果 | 第79-81页 |
6 总结与展望 | 第81-82页 |
致谢 | 第82-83页 |
参考文献 | 第83-85页 |