某遥测系统双备份固态存储器的设计与实现
| 摘要 | 第1-5页 |
| Abstract | 第5-6页 |
| 目录 | 第6-8页 |
| 第一章 绪论 | 第8-14页 |
| ·课题来源及研究意义 | 第8页 |
| ·国内外发展现状 | 第8-12页 |
| ·国外研究现状 | 第8-11页 |
| ·国内研究现状 | 第11-12页 |
| ·本文主要研究内容 | 第12-13页 |
| ·本章小结 | 第13-14页 |
| 第二章 系统总体方案设计 | 第14-22页 |
| ·系统组成 | 第14页 |
| ·设计技术指标及要求 | 第14-15页 |
| ·固态存储系统工作模式 | 第15-16页 |
| ·总体方案设计 | 第16-21页 |
| ·设计原则 | 第16-17页 |
| ·器件选择 | 第17-20页 |
| ·工作原理设计 | 第20-21页 |
| ·本章小结 | 第21-22页 |
| 第三章 系统硬件电路设计与实现 | 第22-32页 |
| ·信号采集模块设计 | 第22-25页 |
| ·噪声信号采集电路设计 | 第22-24页 |
| ·PCM 数字量接收模块设计 | 第24-25页 |
| ·高速缓存硬件电路设计 | 第25-26页 |
| ·固态存储器工作状态指示电路设计 | 第26-27页 |
| ·存储模块自断电保护电路设计 | 第27-28页 |
| ·实时监测模块硬件设计 | 第28-29页 |
| ·FPGA 配置电路设计 | 第29-30页 |
| ·双 FLASH 存储硬件设计 | 第30-31页 |
| ·本章小结 | 第31-32页 |
| 第四章 系统逻辑设计与实现 | 第32-52页 |
| ·FPGA 逻辑时序总体方案设计 | 第32-33页 |
| ·AD 采集模块 FPGA 逻辑时序设计 | 第33-34页 |
| ·PCM 解码控制逻辑时序设计 | 第34-37页 |
| ·PCM 数据高频消抖设计 | 第34-36页 |
| ·解码控制逻辑时序设计 | 第36-37页 |
| ·高速缓存逻辑时序设计 | 第37-41页 |
| ·内部 FIFO 设计 | 第37-39页 |
| ·外部 FIFO 设计 | 第39-41页 |
| ·模拟量和数字量混合编帧模块设计 | 第41-43页 |
| ·实时监测逻辑设计 | 第43-44页 |
| ·双备份并行存储逻辑设计 | 第44-50页 |
| ·本章小结 | 第50-52页 |
| 第五章 系统总体功能测试及验证 | 第52-60页 |
| ·测试系统组成 | 第52-53页 |
| ·系统测试中遇到的问题及解决方案 | 第53-55页 |
| ·远程读数中出现误码 | 第53-54页 |
| ·测试过程中 USB 出现掉线问题 | 第54-55页 |
| ·系统总体功能测试 | 第55-58页 |
| ·本章小结 | 第58-60页 |
| 第六章 总结与展望 | 第60-62页 |
| ·全文总结 | 第60页 |
| ·展望 | 第60-62页 |
| 参考文献 | 第62-66页 |
| 附录 | 第66-68页 |
| 硕士期间发表的论文及完成的主要工作 | 第68-70页 |
| 致谢 | 第70-71页 |