| 摘要 | 第1-4页 |
| Abstract | 第4-7页 |
| 第一章 绪论 | 第7-13页 |
| ·SoC 的发展概况 | 第7-8页 |
| ·SoC 的发展技术 | 第8-10页 |
| ·SoC 的分类 | 第8-9页 |
| ·SoC 的分类原则 | 第9-10页 |
| ·片上系统总线及其接口的研究现状 | 第10-11页 |
| ·主要工作及论文结构 | 第11-13页 |
| ·主要工作 | 第11-12页 |
| ·本文结构安排 | 第12-13页 |
| 第二章 总线概述 | 第13-23页 |
| ·引言 | 第13页 |
| ·CoreConnect 总线简介 | 第13-15页 |
| ·PLB 总线 | 第14页 |
| ·OPB 总线 | 第14-15页 |
| ·DCR 总线 | 第15页 |
| ·AMBA 总线简介 | 第15-17页 |
| ·AHB 简介 | 第16页 |
| ·APB 简介 | 第16-17页 |
| ·ASB 简介 | 第17页 |
| ·Wishbone 总线 | 第17-19页 |
| ·OCP 协议 | 第19-20页 |
| ·本章小结 | 第20-23页 |
| 第三章 桥接器设计的实现 | 第23-51页 |
| ·PLB 与 Wishbone 总线接口设计的实现 | 第23-41页 |
| ·引言 | 第23页 |
| ·PLB 总线传输协议的概述 | 第23-29页 |
| ·Wishbone 总线的概述 | 第29-40页 |
| ·桥接器的构架 | 第40-41页 |
| ·PLB2Wishbone 总线接口读写模块的实现 | 第41-44页 |
| ·设计目标 | 第41页 |
| ·实现思路 | 第41页 |
| ·结构设计与模块划分 | 第41-42页 |
| ·端口信号定义与说明 | 第42-43页 |
| ·接口状态机的实现 | 第43-44页 |
| ·Wishbone2plb 总线接口读写模块的实现 | 第44-49页 |
| ·设计目标 | 第44页 |
| ·设计方案 | 第44-45页 |
| ·结构设计与模块划分 | 第45-46页 |
| ·接口信号定义与说明 | 第46-47页 |
| ·部分接口信号的实现 | 第47-49页 |
| ·本章小结 | 第49-51页 |
| 第四章 基于虚拟仿真平台的验证 | 第51-61页 |
| ·验证环境与方法 | 第51-53页 |
| ·仿真工具的介绍 | 第51-52页 |
| ·验证方法 | 第52-53页 |
| ·验证策略 | 第53-54页 |
| ·BFM 介绍 | 第54-55页 |
| ·验证平台的建立 | 第55-57页 |
| ·验证结果 | 第57-59页 |
| ·Wishbone2PLB 时序验证 | 第57-58页 |
| ·PLB2Wishbone 时序验证 | 第58-59页 |
| ·本章小结 | 第59-61页 |
| 第五章 总结与展望 | 第61-63页 |
| ·论文工作总结 | 第61页 |
| ·进一步研究工作 | 第61-63页 |
| 致谢 | 第63-65页 |
| 参考文献 | 第65-68页 |