| 摘要 | 第1-5页 |
| ABSTRACT | 第5-9页 |
| 第一章 绪论 | 第9-15页 |
| ·引言 | 第9-10页 |
| ·国内外技术现状及动态 | 第10-11页 |
| ·DAC的发展趋势 | 第11-13页 |
| ·本文研究背景及意义 | 第13页 |
| ·论文结构及内容安排 | 第13-15页 |
| 第二章 电路的整体结构设计 | 第15-33页 |
| ·整体电路结构 | 第15-18页 |
| ·I~2C接口电路 | 第18-23页 |
| ·I~2C总线概念与专业术语 | 第18-19页 |
| ·I~2C总线的优点 | 第19-20页 |
| ·I~2C总线的信号线 | 第20页 |
| ·I~2C总线上数据的有效性 | 第20-21页 |
| ·I~2C总线数据传送的起始与停止 | 第21页 |
| ·I~2C总线上数据传送格式 | 第21-23页 |
| ·DAC电路 | 第23-33页 |
| ·DAC的功能及其原理 | 第23-24页 |
| ·DAC的规格参数 | 第24-27页 |
| ·DAC的常用结构分类 | 第27-33页 |
| ·电流按比例缩放DAC | 第27-30页 |
| ·电压按比例缩放DAC | 第30-31页 |
| ·电荷加权型 | 第31-33页 |
| 第三章 I~2C接口电路的设计 | 第33-43页 |
| ·整形模块 | 第34-36页 |
| ·开始/结束信号检测模块 | 第36-37页 |
| ·计数器模块 | 第37-38页 |
| ·地址比较模块 | 第38-40页 |
| ·数据寄存模块 | 第40-42页 |
| ·本章小结 | 第42-43页 |
| 第四章 DAC电路的设计 | 第43-58页 |
| ·DAC电路的设计要求 | 第43-44页 |
| ·分辨率和精度 | 第43页 |
| ·微分非线性误差(DNL)和积分非线性误差(INL)要求 | 第43-44页 |
| ·其他要求 | 第44页 |
| ·DAC电路结构的设计 | 第44-50页 |
| ·原理框图的设计 | 第44-46页 |
| ·多路选择器的设计 | 第46-50页 |
| ·多路选择器1的设计 | 第46-47页 |
| ·多路选择器2的设计 | 第47-50页 |
| ·缓冲输出电路的设计 | 第50-58页 |
| ·输入级的结构设计 | 第51-54页 |
| ·输出级的结构设计 | 第54-55页 |
| ·输出电路的整体设计 | 第55-58页 |
| 第五章 电路的仿真与分析 | 第58-66页 |
| ·I~2C接口电路部分的仿真分析 | 第58-61页 |
| ·整形模块 | 第58-59页 |
| ·开始/结束信号检测模块 | 第59-60页 |
| ·地址比较模块 | 第60-61页 |
| ·DAC电路的仿真测试 | 第61-64页 |
| ·斜波信号仿真 | 第61-63页 |
| ·静态性能测试结果 | 第63-64页 |
| ·本章小结 | 第64-66页 |
| 第六章 版图设计 | 第66-71页 |
| ·版图设计简介 | 第66页 |
| ·模拟部分版图设计 | 第66-68页 |
| ·版图的实际设计 | 第68-71页 |
| 第七章 结论 | 第71-72页 |
| 致谢 | 第72-73页 |
| 参考文献 | 第73-76页 |
| 攻硕期间取得的研究成果 | 第76页 |