| 摘要 | 第1-6页 |
| Abstract | 第6-9页 |
| 第一章 绪论 | 第9-15页 |
| ·网络处理器概述 | 第9-11页 |
| ·网络处理器的功能及特点 | 第9-10页 |
| ·网络处理器存储的发展及限制 | 第10-11页 |
| ·课题研究的背景及意义 | 第11-12页 |
| ·论文主要工作 | 第12-13页 |
| ·论文结构安排 | 第13-15页 |
| 第二章 存储系统的特点和优化技术研究现状 | 第15-27页 |
| ·存储系统介绍 | 第15-18页 |
| ·网络存储结构简介 | 第15-16页 |
| ·SDRAM 内存结构简介 | 第16-18页 |
| ·存储器的结构优化方式 | 第18-19页 |
| ·内存控制优化策略 | 第19-22页 |
| ·基于 close page 的闭页优化策略 | 第19-20页 |
| ·基于 open page 的开页优化策略 | 第20-21页 |
| ·刷新管理机制 | 第21-22页 |
| ·指令的访存优化技术 | 第22-24页 |
| ·存储器访存指令调度优化 | 第22-23页 |
| ·指令预取优化 | 第23-24页 |
| ·主要设计目标 | 第24-25页 |
| ·本章小结 | 第25-27页 |
| 第三章 多核网络处理器共享存储控制系统设计 | 第27-41页 |
| ·基于 MPSoC 结构多核共享存储控制系统的总体结构设计 | 第27-28页 |
| ·共享存储控制器片上指令接口队列的设计 | 第28-31页 |
| ·基于异步 FIFO 结构的指令缓存队列 | 第28-30页 |
| ·包处理引擎 ME 指令队列的选择 | 第30-31页 |
| ·基于优先级的存储访问仲裁设计 | 第31-32页 |
| ·基于异步传输机制的推拉引擎设计 | 第32-36页 |
| ·基于推引擎的读传输机制 | 第34-35页 |
| ·基于拉引擎的写传输机制 | 第35-36页 |
| ·对片上包缓存访存的 DMA 通道设计 | 第36-40页 |
| ·与 RFIFO 通信的 DMA 通道 | 第36-38页 |
| ·与 TFIFO 通信的 DMA 通道 | 第38-40页 |
| ·本章小节 | 第40-41页 |
| 第四章 多核网络处理器共享存储控制系统优化设计 | 第41-59页 |
| ·MPSoC 结构下共享存储器的访存特点 | 第41-43页 |
| ·多核共享 SDRAM 控制器的优化方案选择分析 | 第43-50页 |
| ·同行同 bank 优化方案 | 第43-46页 |
| ·具有时间隐藏特性的 bank 交错优化方案 | 第46-48页 |
| ·多核共享存储控制系统的最后优化方案选择 | 第48-50页 |
| ·多核共享存储控制动态优化方案的设计实现 | 第50-58页 |
| ·指令预取电路设计 | 第51-55页 |
| ·动态访存优化下存储控制接口状态机的设计 | 第55-58页 |
| ·本章小结 | 第58-59页 |
| 第五章 功能验证和性能优化分析 | 第59-73页 |
| ·验证方法及工具介绍 | 第59-60页 |
| ·多核共享 SDRAM 控制器的验证平台 | 第60-61页 |
| ·多核共享 SDRAM 控制器的功能验证 | 第61-68页 |
| ·存储访问指令仲裁模块功能验证 | 第61-62页 |
| ·指令预取功能验证 | 第62-63页 |
| ·存储控制接口动态优化功能验证 | 第63-65页 |
| ·与 ME 通信的推拉引擎功能验证 | 第65-66页 |
| ·与 FBI 通信的 DMA 通道功能验证 | 第66-68页 |
| ·性能分析 | 第68-71页 |
| ·单条指令的优化效率分析 | 第68-70页 |
| ·连续多条指令优化性能分析 | 第70-71页 |
| ·本章小节 | 第71-73页 |
| 第六章 结束语 | 第73-75页 |
| ·工作总结 | 第73-74页 |
| ·工作展望 | 第74-75页 |
| 致谢 | 第75-77页 |
| 参考文献 | 第77-81页 |
| 研究成果 | 第81-82页 |