80196单片机IP研究与实现
摘要 | 第1-4页 |
ABSTRACT | 第4-5页 |
目录 | 第5-8页 |
第一章 绪论 | 第8-10页 |
·集成电路与微电子技术的发展 | 第8页 |
·选题的背景和意义 | 第8-9页 |
·课题研究内容和国内外研究现状 | 第9-10页 |
第二章 当代IC设计技术与SOC | 第10-17页 |
·IC设计方法学的发展 | 第10-11页 |
·基于IP复用的IC设计方法 | 第11-13页 |
·IP简介 | 第11-12页 |
·IP开发 | 第12页 |
·IP复用 | 第12-13页 |
·SoC简介 | 第13页 |
·典型的数字IC开发流程 | 第13-17页 |
第三章 十六位单片机80196介绍 | 第17-20页 |
·十六位单片机80196简介 | 第17-18页 |
·80196单片机的结构 | 第18-20页 |
第四章 十六位单片机80196的IP设计 | 第20-33页 |
·IP总体开发流程 | 第20-21页 |
·IP核的总体结构设计 | 第21-23页 |
·IP结构中各单元模块的设计 | 第23-33页 |
·时钟单元设计 | 第23-24页 |
·CPU单元设计 | 第24-26页 |
·指令控制单元 | 第24页 |
·ALU单元 | 第24-25页 |
·特殊寄存器单元 | 第25-26页 |
·控制单元设计 | 第26-27页 |
·程序存储器控制单元 | 第26页 |
·RAM控制单元 | 第26页 |
·中断控制单元 | 第26-27页 |
·存储器单元设计及空间安排 | 第27-29页 |
·外设单元设计 | 第29-33页 |
·并口 | 第29页 |
·串口 | 第29-30页 |
·监视定时器单元 | 第30页 |
·定时器单元 | 第30-31页 |
·高速输入单元HSI | 第31-32页 |
·高速输出单元HSO | 第32-33页 |
第五章 80196单片机IP编码实现 | 第33-50页 |
·单片机IP代码的编写 | 第33-44页 |
·CPU单元和控制单元的代码编写以实现指令系统 | 第33-39页 |
·外设单元的代码编写实现 | 第39-40页 |
·IP的设计完成 | 第40-42页 |
·单片机IP指令系统周期总汇 | 第42-44页 |
·IP代码的综合与实现 | 第44-50页 |
·IP的综合 | 第44-45页 |
·综合后的指标 | 第45-47页 |
·实现简介 | 第47页 |
·实现过程的约束和布局布线后指标 | 第47-50页 |
第六章 80196单片机IP验证 | 第50-67页 |
·IP的仿真验证 | 第50-58页 |
·仿真的分类 | 第50页 |
·仿真工具ModelSim | 第50-51页 |
·十六位单片机IP的仿真方法 | 第51-54页 |
·仿真结果 | 第54-58页 |
·IP的物理验证 | 第58-67页 |
·IP的物理验证方法简介 | 第58-59页 |
·Xilinx FPGA与评估板介绍 | 第59-60页 |
·ChipScope工具 | 第60-63页 |
·FPGA验证结果 | 第63-67页 |
第七章 总结与展望 | 第67-68页 |
致谢 | 第68-69页 |
参考文献 | 第69-71页 |
附录 A IP布局布线后静态时序报告 | 第71-73页 |
附录 B FPGA评估板IO资源使用情况 | 第73-74页 |
附录 C P60连接器与FPGA管脚分配表 | 第74-75页 |
附录 D 部分IP程序代码 | 第75-79页 |
附录 E 发表文章情况 | 第79页 |