低功耗锂电池充放电保护芯片的设计
摘要 | 第1-5页 |
ABSTRACT | 第5-9页 |
1 绪论 | 第9-14页 |
·课题研究背景及意义 | 第9-10页 |
·锂电池及其保护电路的介绍 | 第10-13页 |
·锂电池的基本特点 | 第10-11页 |
·锂电池的充放电要求 | 第11页 |
·锂电池保护电路的功能和特性 | 第11-12页 |
·锂电池保护电路的基本原理 | 第12-13页 |
·后续章节安排 | 第13-14页 |
2 CMOS 电路中的低功耗设计思想 | 第14-19页 |
·数字部分的低功耗设计思想 | 第14-16页 |
·数字部分的功耗组成 | 第14页 |
·降低 CMOS 数字电路功耗的主要途径 | 第14-16页 |
·模拟部分的低功耗设计思想 | 第16-18页 |
·系统级的动态功耗管理技术 | 第18-19页 |
3 芯片系统功能及模块划分 | 第19-26页 |
·概述 | 第19页 |
·芯片管脚定义及应用电路 | 第19-20页 |
·系统功能实现 | 第20-22页 |
·三种保护功能的实现 | 第20页 |
·滤除干扰信号的方法 | 第20-21页 |
·非正常状态的释放 | 第21页 |
·电平移位电路 | 第21-22页 |
·系统模块划分 | 第22-23页 |
·芯片极限额定值 | 第23-24页 |
·设计指标 | 第24页 |
·实现方法及流程 | 第24-26页 |
4 芯片电路模块设计 | 第26-55页 |
·基准模块设计 | 第26-37页 |
·基准模块 REF1 的设计 | 第26-30页 |
·基准模块 REF2 的设计 | 第30-31页 |
·基准模块 REF3 的设计 | 第31-34页 |
·基准模块 REF4 的设计 | 第34-37页 |
·比较器模块设计 | 第37-45页 |
·过充电\过放电比较器模块 | 第37-44页 |
·放电过电流比较器模块 VD3 的设计 | 第44-45页 |
·振荡器OSC 模块设计 | 第45-48页 |
·计数器COUNTER 模块设计 | 第48-51页 |
·短路延时DELAY 模块设计 | 第51-52页 |
·电平移位LEVELSHIFT 模块设计 | 第52-53页 |
·逻辑控制LOGIC 模块设计 | 第53-55页 |
5 芯片的系统仿真 | 第55-64页 |
·过充电保护功能的测试 | 第55-57页 |
·过放电保护功能的测试 | 第57-59页 |
·放电过电流保护功能的测试 | 第59-61页 |
·短路保护功能的测试 | 第61-63页 |
·仿真测试所得到的电特性表 | 第63-64页 |
6 结论 | 第64-65页 |
致谢 | 第65-66页 |
参考文献 | 第66-70页 |
附录1 作者在攻读硕士学位期间发表的论文 | 第70页 |