COT架构同步Buck芯片的研究与设计
| 摘要 | 第5-6页 |
| ABSTRACT | 第6-7页 |
| 符号对照表 | 第11-13页 |
| 缩略语对照表 | 第13-17页 |
| 第一章 绪论 | 第17-21页 |
| 1.1 研究背景与意义 | 第17-18页 |
| 1.2 国内外研究历史与现状 | 第18-19页 |
| 1.3 研究内容与设计指标 | 第19-20页 |
| 1.3.1 研究内容 | 第19页 |
| 1.3.2 设计指标 | 第19-20页 |
| 1.4 论文组织结构安排 | 第20-21页 |
| 第二章 降压型DC-DC变换器理论基础 | 第21-35页 |
| 2.1 降压型DC-DC变换器拓扑基础 | 第21-26页 |
| 2.1.1 降压型DC-DC变换器工作原理 | 第21-22页 |
| 2.1.2 DC-DC变换器的工作模式 | 第22-25页 |
| 2.1.3 DC-DC变换器的调制模式 | 第25-26页 |
| 2.2 Buck变换器的传统控制模式 | 第26-29页 |
| 2.2.1 电压模控制 | 第26-27页 |
| 2.2.2 峰值电流模控制 | 第27-28页 |
| 2.2.3 迟滞控制 | 第28-29页 |
| 2.3 自适应恒定导通时间控制 | 第29-32页 |
| 2.3.1 恒定导通时间控制原理 | 第29-31页 |
| 2.3.2 自适应恒定导通时间控制原理 | 第31-32页 |
| 2.4 各控制架构的特点比较 | 第32-33页 |
| 2.5 本章小结 | 第33-35页 |
| 第三章 高性能ACOT变换器架构设计 | 第35-53页 |
| 3.1 关键技术问题的研究与分析 | 第35-42页 |
| 3.1.1 稳定性问题 | 第35-39页 |
| 3.1.2 输出电压精度问题 | 第39-40页 |
| 3.1.3 电磁兼容问题 | 第40-42页 |
| 3.2 系统整体架构设计与分析 | 第42-47页 |
| 3.2.1 系统整体架构简介 | 第42-44页 |
| 3.2.2 ACOT控制环路的频域建模 | 第44-47页 |
| 3.3 系统参数设计 | 第47-52页 |
| 3.3.1 开关频率的选择 | 第47-48页 |
| 3.3.2 电感的选择 | 第48-49页 |
| 3.3.3 输出电容的选择 | 第49-51页 |
| 3.3.4 输入电容的选择 | 第51页 |
| 3.3.5 前馈电容的选择 | 第51-52页 |
| 3.3.6 典型应用电路 | 第52页 |
| 3.4 本章小结 | 第52-53页 |
| 第四章 关键子模块设计与验证 | 第53-67页 |
| 4.1 片内纹波注入电路设计与验证 | 第53-56页 |
| 4.1.1 片内纹波注入电路的设计 | 第53-55页 |
| 4.1.2 片内纹波注入电路的验证 | 第55-56页 |
| 4.2 输出直流电压误差校正电路设计与验证 | 第56-58页 |
| 4.2.1 输出直流电压误差校正电路的设计 | 第56-57页 |
| 4.2.2 输出直流电压误差校正电路的验证 | 第57-58页 |
| 4.3 求和比较器设计与验证 | 第58-60页 |
| 4.3.1 求和比较器的设计 | 第58-59页 |
| 4.3.2 求和比较器的验证 | 第59-60页 |
| 4.4 导通时间计时器设计与验证 | 第60-63页 |
| 4.4.1 导通时间计时器的设计 | 第60-61页 |
| 4.4.2 导通时间计时器的验证 | 第61-63页 |
| 4.5 开关频率校正电路设计与验证 | 第63-66页 |
| 4.5.1 开关频率校正电路的设计 | 第63-64页 |
| 4.5.2 开关频率校正电路的验证 | 第64-66页 |
| 4.6 本章小结 | 第66-67页 |
| 第五章 系统整体仿真与验证 | 第67-75页 |
| 5.1 系统稳定性 | 第67-70页 |
| 5.2 输出直流电压精度特性 | 第70-71页 |
| 5.3 重载开关频率特性 | 第71-72页 |
| 5.4 FPWM功能 | 第72-73页 |
| 5.5 瞬态响应特性 | 第73-74页 |
| 5.6 本章小结 | 第74-75页 |
| 第六章 总结与展望 | 第75-77页 |
| 6.1 总结 | 第75-76页 |
| 6.2 展望 | 第76-77页 |
| 参考文献 | 第77-81页 |
| 致谢 | 第81-83页 |
| 作者简介 | 第83-84页 |