首页--工业技术论文--无线电电子学、电信技术论文--基本电子电路论文--数字电路论文

基于0.18μmCMOS工艺的8bit插值结构闪存式模数转换器设计

中文摘要第3-4页
Abstract第4页
第1章 绪论第8-13页
    1.1 课题研究的目的和意义第8-9页
    1.2 国内外同类课题研究现状及发展趋势第9-11页
    1.3 本论文主要研究内容第11-13页
第2章 模数转换器的原理第13-24页
    2.1 模数转换器的基本原理第13-14页
    2.2 模数转换器的主要性能指标第14-19页
        2.2.1 静态特性第14-16页
        2.2.2 动态特性第16-19页
    2.3 模数转换器的分类第19-23页
        2.3.1 全并行ADC第19-20页
        2.3.2 逐次逼近ADC(SAR)第20页
        2.3.3 两步式ADC第20-21页
        2.3.4 流水线型ADC (Pipeline)第21-22页
        2.3.5 插值型ADC第22-23页
    2.4 ADC的选择对比第23页
    2.5 本章小结第23-24页
第3章 插值式ADC的基本原理及特性分析第24-32页
    3.1 插值式ADC的基本工作原理第24-27页
        3.1.1 插值原理第24-26页
        3.1.2 插值电路分类第26-27页
    3.2 插值式ADC的影响因素第27-31页
        3.2.1 增益误差第27-28页
        3.2.2 比较器失调第28-29页
        3.2.3 插值误差第29-30页
        3.2.4 噪声第30-31页
    3.3 本章小结第31-32页
第4章 8 位插值式ADC的电路设计与仿真第32-62页
    4.1 系统模块设计第32-53页
        4.1.1 带隙基准电压源第33-39页
        4.1.2 电阻分压网络第39-41页
        4.1.3 前置放大器第41-43页
        4.1.4 插值结构第43-44页
        4.1.5 高速动态锁存比较器第44-50页
        4.1.6“气泡”码消除电路及编码器第50-53页
    4.2 系统整体仿真第53-60页
    4.3 本章小结第60-62页
第5章 8 位插值式ADC的版图设计与验证第62-76页
    5.1 版图的布局第62-68页
        5.1.1 首先考虑的三个问题第63-64页
        5.1.2 匹配第64-66页
        5.1.3 寄生效应第66-67页
        5.1.4 噪声第67页
        5.1.5 布局规划第67-68页
        5.1.6 连线第68页
        5.1.7 IO、ESD及封装第68页
    5.2 系统各模块的版图设计以及整体版图第68-74页
    5.3 系统版图的DRC、LVS验证第74-75页
    5.4 本章小结第75-76页
结论第76-77页
参考文献第77-83页
致谢第83页

论文共83页,点击 下载论文
上一篇:聚合物微器件快速胶粘封合机研制
下一篇:nc-Si:H/c-Si异质结硅磁敏三极管特性研究