基于0.18μmCMOS工艺的8bit插值结构闪存式模数转换器设计
中文摘要 | 第3-4页 |
Abstract | 第4页 |
第1章 绪论 | 第8-13页 |
1.1 课题研究的目的和意义 | 第8-9页 |
1.2 国内外同类课题研究现状及发展趋势 | 第9-11页 |
1.3 本论文主要研究内容 | 第11-13页 |
第2章 模数转换器的原理 | 第13-24页 |
2.1 模数转换器的基本原理 | 第13-14页 |
2.2 模数转换器的主要性能指标 | 第14-19页 |
2.2.1 静态特性 | 第14-16页 |
2.2.2 动态特性 | 第16-19页 |
2.3 模数转换器的分类 | 第19-23页 |
2.3.1 全并行ADC | 第19-20页 |
2.3.2 逐次逼近ADC(SAR) | 第20页 |
2.3.3 两步式ADC | 第20-21页 |
2.3.4 流水线型ADC (Pipeline) | 第21-22页 |
2.3.5 插值型ADC | 第22-23页 |
2.4 ADC的选择对比 | 第23页 |
2.5 本章小结 | 第23-24页 |
第3章 插值式ADC的基本原理及特性分析 | 第24-32页 |
3.1 插值式ADC的基本工作原理 | 第24-27页 |
3.1.1 插值原理 | 第24-26页 |
3.1.2 插值电路分类 | 第26-27页 |
3.2 插值式ADC的影响因素 | 第27-31页 |
3.2.1 增益误差 | 第27-28页 |
3.2.2 比较器失调 | 第28-29页 |
3.2.3 插值误差 | 第29-30页 |
3.2.4 噪声 | 第30-31页 |
3.3 本章小结 | 第31-32页 |
第4章 8 位插值式ADC的电路设计与仿真 | 第32-62页 |
4.1 系统模块设计 | 第32-53页 |
4.1.1 带隙基准电压源 | 第33-39页 |
4.1.2 电阻分压网络 | 第39-41页 |
4.1.3 前置放大器 | 第41-43页 |
4.1.4 插值结构 | 第43-44页 |
4.1.5 高速动态锁存比较器 | 第44-50页 |
4.1.6“气泡”码消除电路及编码器 | 第50-53页 |
4.2 系统整体仿真 | 第53-60页 |
4.3 本章小结 | 第60-62页 |
第5章 8 位插值式ADC的版图设计与验证 | 第62-76页 |
5.1 版图的布局 | 第62-68页 |
5.1.1 首先考虑的三个问题 | 第63-64页 |
5.1.2 匹配 | 第64-66页 |
5.1.3 寄生效应 | 第66-67页 |
5.1.4 噪声 | 第67页 |
5.1.5 布局规划 | 第67-68页 |
5.1.6 连线 | 第68页 |
5.1.7 IO、ESD及封装 | 第68页 |
5.2 系统各模块的版图设计以及整体版图 | 第68-74页 |
5.3 系统版图的DRC、LVS验证 | 第74-75页 |
5.4 本章小结 | 第75-76页 |
结论 | 第76-77页 |
参考文献 | 第77-83页 |
致谢 | 第83页 |