基于FPGA的伽玛射线探测系统数据采集与实现
摘要 | 第4-5页 |
Abstract | 第5-6页 |
第1章 引言 | 第9-14页 |
1.1 课题来源 | 第9页 |
1.2 选题背景和意义 | 第9-10页 |
1.3 国内外发展趋势 | 第10-13页 |
1.4 研究的主要内容 | 第13-14页 |
第2章 核探测成像系统简介 | 第14-17页 |
2.1 核探测系统 | 第14-17页 |
2.1.1 探测器基本原理 | 第14-15页 |
2.1.2 核探测定位原理 | 第15-17页 |
第3章 数据采集硬件设计 | 第17-37页 |
3.1 系统总体框架 | 第17-18页 |
3.2 差分信号分析 | 第18-20页 |
3.3 ADC电路设计 | 第20-24页 |
3.4 FPGA介绍 | 第24-26页 |
3.4.1 芯片结构 | 第24页 |
3.4.2 芯片单元 | 第24-25页 |
3.4.3 FPGA的供应厂家比较 | 第25-26页 |
3.5 FPGA配置电路 | 第26-28页 |
3.6 时钟电路设计 | 第28-29页 |
3.7 千兆以太网设计 | 第29-32页 |
3.8 电源设计 | 第32-33页 |
3.9 温度采集电路 | 第33-35页 |
3.9.1 DS18B20介绍 | 第34页 |
3.9.2 AT89C2051单片机 | 第34页 |
3.9.3 温度采集实现 | 第34-35页 |
3.10 RS232通信协议 | 第35-37页 |
第4章 软件设计 | 第37-52页 |
4.1 软件总体设计框架 | 第37-38页 |
4.2 ISE开发工具介绍 | 第38-39页 |
4.2.1 Verilog语言介绍 | 第38页 |
4.2.2 ISE工具及FPGA开发流程 | 第38-39页 |
4.3 ADC配置程序设计 | 第39-40页 |
4.4 时钟管理和锁相环设计 | 第40-42页 |
4.5 串行转并行程序设计 | 第42-43页 |
4.6 减基线处理 | 第43-45页 |
4.7 FIFO缓冲处理 | 第45-46页 |
4.8 积分计算 | 第46-47页 |
4.9 千兆以太网传输协议 | 第47-50页 |
4.10 温度采集程序设计 | 第50-51页 |
4.11 RS232串口通信程序设计 | 第51-52页 |
第5章 性能调试与实验测试 | 第52-65页 |
5.1 差分信号调试 | 第52-53页 |
5.2 ADC模数转换实现 | 第53页 |
5.3 串-并转换信号图解 | 第53-55页 |
5.4 千兆以太网传输 | 第55-56页 |
5.5 数据采集板整体性能测试 | 第56-58页 |
5.6 能谱图、峰谷比、散点图 | 第58-59页 |
5.7 温度的采集,峰值矫正处理 | 第59-62页 |
5.8 成像系统的融合 | 第62-63页 |
5.9 设备实际使用测试 | 第63-65页 |
结论 | 第65-67页 |
致谢 | 第67-68页 |
参考文献 | 第68-71页 |
攻读学位期间取得学术成果 | 第71页 |