多位∑-Δ模数转换技术研究
摘要 | 第1-6页 |
Abstract | 第6-10页 |
第1章 绪论 | 第10-17页 |
·课题研究的背景 | 第10-11页 |
·课题研究的目的和意义 | 第11-12页 |
·Σ-Δ模数转换器国内外发展状况及趋势 | 第12-15页 |
·Σ-Δ模数转换器国外发展状况 | 第12-13页 |
·Σ-Δ模数转换器国内发展状况 | 第13-14页 |
·Σ-Δ模数转换器的发展趋势 | 第14-15页 |
·本文研究的主要内容与设计指标 | 第15-17页 |
·主要内容 | 第15-16页 |
·设计指标 | 第16-17页 |
第2章 Σ-Δ模数转换器的理论基础 | 第17-35页 |
·Σ-Δ模数转换器的基本原理介绍 | 第17-18页 |
·Σ-Δ型模数转换器采用的相关技术 | 第18-22页 |
·过采样技术 | 第18-19页 |
·噪声整形技术 | 第19-20页 |
·多比特量化技术 | 第20-22页 |
·Σ-Δ调制器的原理及结构 | 第22-31页 |
·单环结构调制器 | 第23-28页 |
·级联结构调制器 | 第28-29页 |
·多位量化结构调制器 | 第29-31页 |
·数字抽取滤波器 | 第31-32页 |
·提高Σ-Δ模数转换器性能的方法 | 第32-34页 |
·本章小结 | 第34-35页 |
第3章 系统参数选择及仿真 | 第35-56页 |
·系统总体结构 | 第35-36页 |
·Σ-Δ型调制器系统设计 | 第36-44页 |
·Σ-Δ调制器的参数选取 | 第36-38页 |
·Σ-Δ调制器的结构确定 | 第38-40页 |
·Σ-Δ调制器结构和相关参数验证 | 第40-42页 |
·Σ-Δ调制器仿真与结果分析 | 第42-44页 |
·数字抽取滤波器的系统级设计 | 第44-55页 |
·数字抽取滤波器的整体结构 | 第46-47页 |
·积分梳状滤波器设计 | 第47-50页 |
·半带滤波器设计 | 第50-54页 |
·数字抽取滤波器仿真与结果分析 | 第54-55页 |
·本章小结 | 第55-56页 |
第4章 电路设计与实现 | 第56-73页 |
·整体方案综述 | 第56-57页 |
·Σ-Δ型调制器电路设计 | 第57-62页 |
·积分器设计 | 第57-59页 |
·反馈 DAC 设计 | 第59-60页 |
·量化器设计 | 第60-62页 |
·数字抽取滤波器 FPGA 实现 | 第62-72页 |
·FPGA 电路板的设计 | 第62-63页 |
·时钟模块的设计 | 第63-64页 |
·梳状抽取滤波器的 FPGA 实现 | 第64-68页 |
·半带滤波器的设计 | 第68-72页 |
·本章小结 | 第72-73页 |
结论 | 第73-74页 |
参考文献 | 第74-79页 |
攻读硕士学位期间所发表的学术论文 | 第79-80页 |
致谢 | 第80页 |