基于SOPC的船用雷达处理单元研究与设计
| 摘要 | 第1-6页 |
| ABSTRACT | 第6-11页 |
| 第一章 绪论 | 第11-17页 |
| ·课题研究目的及意义 | 第11-12页 |
| ·发展及现状 | 第12-15页 |
| ·船用雷达发展 | 第12-13页 |
| ·雷达回波数据处理 | 第13-14页 |
| ·SOPC 发展及应用现状 | 第14-15页 |
| ·主要研究内容 | 第15-16页 |
| ·本文组织结构 | 第16-17页 |
| 第二章 SOPC 系统理论 | 第17-31页 |
| ·基于 SOPC 的嵌入式系统 | 第17-18页 |
| ·AXI4 互联总线 | 第18-23页 |
| ·AXI4 互联模型 | 第19-23页 |
| ·高速数据采集 | 第23-25页 |
| ·数据采集架构 | 第23-24页 |
| ·中断和 DMA 传输 | 第24-25页 |
| ·显示控制架构 | 第25-27页 |
| ·U-BOOT及 LINUX系统移植 | 第27-30页 |
| ·U-Boot | 第27-28页 |
| ·Linux 系统移植 | 第28-30页 |
| ·本章小结 | 第30-31页 |
| 第三章 雷达处理单元 SOPC 系统设计 | 第31-51页 |
| ·方案分析 | 第31-33页 |
| ·系统总体设计 | 第33-35页 |
| ·平台介绍 | 第33页 |
| ·SOPC 硬件设计 | 第33-35页 |
| ·SOPC 软件设计 | 第35页 |
| ·系统启动 | 第35-39页 |
| ·启动所需信息 | 第35-37页 |
| ·启动流程 | 第37-39页 |
| ·雷达数据处理单元 | 第39-40页 |
| ·显示控制器 | 第40-47页 |
| ·显示数据流 | 第40-42页 |
| ·内部结构 | 第42-43页 |
| ·硬件图层叠加 | 第43-45页 |
| ·行场同步 | 第45-47页 |
| ·互联 | 第47-50页 |
| ·本章小结 | 第50-51页 |
| 第四章 雷达数据处理算法设计与实现 | 第51-72页 |
| ·相位提取 | 第51-53页 |
| ·雷达码盘工作原理 | 第51-52页 |
| ·FPGA 设计实现 | 第52-53页 |
| ·实现结果 | 第53页 |
| ·内插或抽取 | 第53-56页 |
| ·内插抽取原理 | 第53-54页 |
| ·FPGA 设计实现 | 第54-55页 |
| ·实现结果 | 第55-56页 |
| ·脉冲累积 | 第56-59页 |
| ·算法原理 | 第56-57页 |
| ·FPGA 设计实现 | 第57-58页 |
| ·实现结果 | 第58-59页 |
| ·中值滤波 | 第59-62页 |
| ·算法原理 | 第59-60页 |
| ·FPGA 设计实现 | 第60-61页 |
| ·实现结果 | 第61-62页 |
| ·海杂波背景下的恒虚警率目标检测 | 第62-69页 |
| ·算法原理 | 第62-66页 |
| ·FPGA 设计实现 | 第66-67页 |
| ·实现结果 | 第67-69页 |
| ·坐标变换 | 第69-71页 |
| ·坐标变换原理 | 第69页 |
| ·FPGA 设计实现 | 第69-70页 |
| ·实现结果 | 第70-71页 |
| ·本章小结 | 第71-72页 |
| 第五章 设计验证 | 第72-79页 |
| ·验证环境 | 第72页 |
| ·系统启动验证 | 第72-73页 |
| ·显示控制器验证 | 第73-75页 |
| ·雷达数据处理及显示效果验证 | 第75-78页 |
| ·本章小结 | 第78-79页 |
| 第六章 总结与展望 | 第79-80页 |
| ·本研究的主要贡献 | 第79页 |
| ·下步的工作展望 | 第79-80页 |
| 致谢 | 第80-81页 |
| 参考文献 | 第81-84页 |
| 攻读硕士期间取得的研究成果 | 第84-85页 |