小型高速可编程多路数据采集存储系统的研究
| 摘要 | 第1-4页 |
| Abstract | 第4-8页 |
| 1 绪论 | 第8-15页 |
| ·选题背景及研究意义 | 第8页 |
| ·存储测试技术研究概述 | 第8-14页 |
| ·存储测试技术概述 | 第8-9页 |
| ·存储测试技术的应用及国内外研究现状 | 第9-13页 |
| ·存储器的发展及应用 | 第13-14页 |
| ·论文的主要内容及结构安排 | 第14-15页 |
| 2 总体方案分析及设计 | 第15-20页 |
| ·系统组成及功能描述 | 第15页 |
| ·系统主要技术指标 | 第15-16页 |
| ·系统的工作状态及流程 | 第16-17页 |
| ·系统方案设计 | 第17-19页 |
| ·系统设计原则 | 第17页 |
| ·控制器方案的分析及选择 | 第17-19页 |
| ·数据通信接口方式选择 | 第19页 |
| ·本章小结 | 第19-20页 |
| 3 系统硬件设计 | 第20-33页 |
| ·AD转换电路设计 | 第20-21页 |
| ·存储电路设计 | 第21-23页 |
| ·通信模块设计 | 第23-26页 |
| ·RS-232通信电路设计 | 第23页 |
| ·USB通信电路设计 | 第23-26页 |
| ·FPGA核心电路设计 | 第26-29页 |
| ·FPGA选型 | 第26页 |
| ·FPGA最小系统 | 第26-29页 |
| ·电源系统设计 | 第29-30页 |
| ·功耗分析与电池的选择 | 第29-30页 |
| ·电源电路设计 | 第30页 |
| ·电磁兼容性设计 | 第30-31页 |
| ·电路板结构设计 | 第31-32页 |
| ·本章小结 | 第32-33页 |
| 4 系统控制逻辑的设计与实现 | 第33-50页 |
| ·总体控制逻辑设计 | 第33-34页 |
| ·时钟及分频逻辑实现 | 第34-35页 |
| ·AD采集时序控制逻辑设计 | 第35-38页 |
| ·可靠触发技术 | 第38-39页 |
| ·Flash存储时序逻辑设计 | 第39-46页 |
| ·读Flash ID | 第40-41页 |
| ·Flash编程 | 第41-43页 |
| ·Flash读取 | 第43-45页 |
| ·Flash块擦除 | 第45-46页 |
| ·FIFO缓存技术 | 第46-48页 |
| ·USB控制逻辑 | 第48-49页 |
| ·本章小结 | 第49-50页 |
| 5. 系统软件设计 | 第50-66页 |
| ·基于NiosⅡ软核的系统设计 | 第50-61页 |
| ·NiosⅡ软核简介 | 第50页 |
| ·NiosⅡ处理器系统的建立 | 第50-54页 |
| ·NiosⅡ程序设计 | 第54-57页 |
| ·Flash无效块识别与处理程序 | 第57-61页 |
| ·USB通信软件设计 | 第61-64页 |
| ·USB固件程序开发 | 第61-63页 |
| ·USB驱动程序开发 | 第63-64页 |
| ·基于Labview的上位机软件设计 | 第64-65页 |
| ·本章小结 | 第65-66页 |
| 6. 系统性能测试与验证 | 第66-75页 |
| ·各模块功能验证测试 | 第66-72页 |
| ·AD采集功能验证 | 第66-68页 |
| ·Flash各操作功能验证 | 第68-72页 |
| ·上位机通信测试 | 第72-74页 |
| ·本章小结 | 第74-75页 |
| 7. 总结与展望 | 第75-77页 |
| ·全文工作总结 | 第75-76页 |
| ·展望 | 第76-77页 |
| 致谢 | 第77-78页 |
| 参考文献 | 第78-81页 |
| 附录 | 第81页 |