首页--工业技术论文--无线电电子学、电信技术论文--微电子学、集成电路(IC)论文--大规模集成电路、超大规模集成电路论文

超立方体结构在三维片上网络中的实现与性能分析

摘要第1-6页
Abstract第6-10页
插图索引第10-11页
附表索引第11-12页
第1章 绪论第12-19页
   ·研究背景及研究意义第12-13页
   ·国内外研究现状第13-17页
   ·本文主要内容与组织结构第17-19页
第2章 片上网络拓扑结构研究第19-29页
   ·片上网络拓扑结构简介第19-20页
   ·常见的片上网络拓扑结构第20-23页
     ·Mesh 结构第20-21页
     ·Torus 结构第21-22页
     ·Spidergon 结构第22页
     ·SPIN 结构第22-23页
     ·BFT 结构第23页
   ·三维片上网络简介第23-27页
     ·3D Mesh 结构第24-25页
     ·3D Torus 结构第25-27页
   ·网络性能试验对比第27-28页
   ·小结第28-29页
第3章 超立方体拓扑结构第29-35页
   ·超立方体结构第29-30页
   ·超立方体中的路由机制第30页
   ·超立方体结构路由器设计第30-32页
   ·3D Mesh 结构与超立方体结构的理论评估第32-34页
   ·小结第34-35页
第4章 实验结果及分析第35-48页
   ·gpNoCsim 模拟器介绍第35-38页
   ·实验结果及分析第38-47页
     ·吞吐量第39-41页
     ·平均延时第41-42页
     ·链路利用率第42-44页
     ·缓存利用率第44-45页
     ·功耗第45-47页
   ·小结第47-48页
结论第48-50页
参考文献第50-55页
致谢第55-56页
附录 A 攻读硕士期间发表的学术论文目录第56页

论文共56页,点击 下载论文
上一篇:有符号数加法器和基于蕴涵关系的电路可靠性研究
下一篇:螺旋线行波管慢波结构用金刚石薄膜涂层结构及其制备方法设计