摘要 | 第1-5页 |
ABSTRACT | 第5-13页 |
引言 | 第13-18页 |
·安全智能钥匙芯片的出现及其意义 | 第13-14页 |
·USB 的发展 | 第14-16页 |
·本次开发所做的工作 | 第16页 |
·论文结构 | 第16-18页 |
第1章 USB1.1 接口协议概述 | 第18-39页 |
·USB 系统传输模式 | 第18页 |
·USB 系统构成 | 第18-21页 |
·USB 主机 | 第18-19页 |
·集线器 | 第19-20页 |
·USB 设备 | 第20-21页 |
·USB 信号环境 | 第21-25页 |
·检测设备连接和速度 | 第21-23页 |
·NRZI 编码 | 第23页 |
·差分信号 | 第23-24页 |
·有效的数据状态J 和K | 第24页 |
·单端0 | 第24页 |
·CRC 校验 | 第24-25页 |
·USB 数据传输机制 | 第25-30页 |
·包的格式 | 第25-27页 |
·标记包 | 第27-28页 |
·数据包 | 第28-29页 |
·握手包 | 第29-30页 |
·USB 总线通道 | 第30页 |
·USB 总线数据传输类型 | 第30-39页 |
·控制传输 | 第31-33页 |
·批量传输 | 第33-35页 |
·中断传输 | 第35页 |
·同步传输 | 第35-37页 |
·主机对设备的枚举 | 第37-39页 |
第2章 USB 接口控制器的系统设计 | 第39-43页 |
·USB 接口通信协议 | 第39-40页 |
·USB 接口控制器系统设计 | 第40-42页 |
·USB 串行接口引擎 | 第41页 |
·EPC | 第41页 |
·CPUI | 第41-42页 |
·小结 | 第42-43页 |
第3章 USB 接口控制器的模块设计 | 第43-63页 |
·SIE 模块的设计 | 第43-51页 |
·DPLL 模块的设计 | 第44页 |
·SIE_RX 模块的设计 | 第44-47页 |
·SIE 数据同步模块的设计 | 第47-50页 |
·数据接口引擎的设计 | 第50-51页 |
·EPC 模块的设计 | 第51-57页 |
·EPC 模块的功能描述 | 第51-52页 |
·EPC 模块的数据传输设计 | 第52-56页 |
·EPC 模块的状态机设计 | 第56-57页 |
·CPUI 模块的设计 | 第57-62页 |
·数据传输控制模块 | 第58-59页 |
·RAM 地址控制模块 | 第59-60页 |
·MEMBUS 接口模块的设计 | 第60-61页 |
·事件中断请求处理 | 第61-62页 |
·小结 | 第62-63页 |
第4章 USB 接口控制器的仿真与验证 | 第63-83页 |
·概述 | 第63-64页 |
·功能子模块的功能仿真 | 第64-73页 |
·DPLL 模块的仿真 | 第64-65页 |
·SIE 模块的仿真 | 第65-68页 |
·EPC 的功能仿真 | 第68-71页 |
·CPU 接口的功能仿真 | 第71-73页 |
·USB 控制器的系统仿真 | 第73-79页 |
·全速模式下bulk in 数据传输验证 | 第74-75页 |
·全速模式下bulk out 数据传输验证 | 第75-76页 |
·全速模式下控制传输验证 | 第76页 |
·全速模式下普通端点的stall 传输验证 | 第76-77页 |
·全速模式下帧号的接收,suspend 状态以及resume 的验证 | 第77页 |
·全速模式下USBI 主动唤醒主机的验证 | 第77页 |
·低速模式下控制端点的数据传输 | 第77-78页 |
·低速模式下interupt in 的验证 | 第78页 |
·低速模式下interupt out 的验证 | 第78页 |
·低速模式下stall 发送的验证 | 第78-79页 |
·USB 控制器的FPGA 验证 | 第79-82页 |
·控制端点测试 | 第80页 |
·将设备枚举成U 盘的测试 | 第80-81页 |
·将设备枚举成复合设备的测试 | 第81-82页 |
·小结 | 第82-83页 |
第5章 结束语 | 第83-84页 |
致谢 | 第84-85页 |
参考文献 | 第85-88页 |
攻读学位期间发表的学术论文及参加科研情况 | 第88-89页 |